-
公开(公告)号:CN102970008A
公开(公告)日:2013-03-13
申请号:CN201210475551.4
申请日:2012-11-21
Applicant: 东南大学
IPC: H03K7/08
Abstract: 一种快速瞬态响应脉冲宽度调制电路,包括PWM调制器、斜坡补偿电路、电流检测电路以及误差放大器,电流检测电路包括LX电压传递电路及检测电流产生器,LX电压传递电路的输出端与检测电流产生器的输入端连接;PWM调制器包括电压-电流比较器、放大电路及整形电路,斜坡补偿电路采用将斜坡电压转化为电流叠加比较的分段斜坡补偿结构,电压-电流比较器的输入端分别连接检测电流产生器、误差放大器及斜坡补偿电路的输出信号,电压-电流比较器的输出端连接放大电路的输入端,放大电路的输出端连接整形电路的输入端,整形电路的输出端即为PWM调制电路输出信号。
-
公开(公告)号:CN102820781A
公开(公告)日:2012-12-12
申请号:CN201210315079.8
申请日:2012-08-30
Applicant: 东南大学
IPC: H02M3/155
CPC classification number: H02M1/14 , H02M3/158 , H02M2001/009
Abstract: 一种基于纹波控制的单电感双输出开关电源,包括功率级模块、滤波和电压采样模块、次级电压采样模块、次级波纹控制模块、主级电压采样模块、主级控制模块和驱动模块,功率级模块输出连接滤波和电压采样模块,滤波和电压采样模块输出分别连接次级电压采样模块及主级电压采样模块,次级电压采样模块输出连接次级纹波控制模块,主级电压采样模块输出连接主级控制模块,次级纹波控制模块及主级控制模块的输出均连接驱动模块,驱动模块输出连接功率级模块,次级纹波控制模块还输出斜坡补偿电流源Islope信号给次级电压采样模块。
-
公开(公告)号:CN101924469B
公开(公告)日:2012-10-24
申请号:CN201010248402.5
申请日:2010-08-06
Applicant: 东南大学
CPC classification number: H02M3/1588 , H02M2001/0025 , H02M2003/1566 , Y02B70/1466
Abstract: 一种具有快速瞬态响应的开关电源,在开关电源原有PWM控制环路增加迟滞控制环路,包括迟滞控制器和控制信号选通器,迟滞控制器用于检测开关电源输出电压的大小,将开关电源输出电压与基准电压相比较。当开关电源负载电流突变时,开关电源输出电压波动。若开关电源输出电压处于所设置的迟滞电压范围(基准电压±(10~30mV))内,则迟滞控制器的输出端SELp和输出端SELn均为低电位,控制信号选通器选择PWM控制器的输出信号Qp1和输出信号Qn1作为栅极信号驱动电路的输入信号;若开关电源输出电压的波动超出设置的迟滞电压范围,则迟滞控制器的输出端SELp或输出端SELn输出高电位,控制信号选通器选择迟滞控制器的输出信号Qp2和输出信号Qn2作为栅极信号驱动电路的输入信号,控制开关电源功率级开关管的工作,稳定输出电压。
-
公开(公告)号:CN101944845B
公开(公告)日:2012-09-05
申请号:CN201010248404.4
申请日:2010-08-06
Applicant: 东南大学
IPC: H02M3/07
CPC classification number: H02M3/1588 , H02M2001/0048 , H02M2001/385 , Y02B70/1466 , Y02B70/1491
Abstract: 一种用于降低带有同步整流的开关电源转换器中开关损耗的死区时间自适应控制开关级电路,所述电路通过改变开关级高边控制管与低边同步整流管开启之间的死区时间,使开关电源开关损耗最小化。所述电路包括高边控制管和低边同步整流管,由外部控制信号控制高边控制管和低边同步整流管的开启和关断,并在开关节点上输出设定占空比波形,所述开关级电路还包括:采样电路部分,用于感测由于死区时间引起同步整流管的体二极管导通时间,并将信号转换成为采样电容的电压值;调节电路部分,用于对第一电路部分采样的电压值进行缓冲和调制,并通过控制可调的延迟单元,自适应调节此后工作周期的死区时间。本发明具有结构简单、性能良好、适用范围广泛等优点。
-
公开(公告)号:CN102324845A
公开(公告)日:2012-01-18
申请号:CN201110285931.7
申请日:2011-09-23
Applicant: 东南大学
IPC: H02M3/156
Abstract: 一种单电感双输出DC-DC开关电源的控制方法及其电路,在一块芯片中集成两个DC-DC变换器,产生两种电压的输出,两输出支路共用一个电感,采用分时复用的主、次环路控制方法,在每个输出支路的输出端设置分时导通开关,将一个时钟周期划分为多个单元,在每一时钟周期划分单元中,单独对一路输出进行控制,其特征在于:设置包括两个比较器构成的次环路和包括数字逻辑电路构成的选通信号产生选择电路来控制次环路功率管,使两路输出的负载电流大小任意,每个开关周期内,均向两个支路发送控制选通信号,且两个选通信号相互反相,使得两个次级开关在电感电流上升和下降阶段内分别开启和关断一次,实现两支路的稳定输出。
-
公开(公告)号:CN101944845A
公开(公告)日:2011-01-12
申请号:CN201010248404.4
申请日:2010-08-06
Applicant: 东南大学
IPC: H02M3/07
CPC classification number: H02M3/1588 , H02M2001/0048 , H02M2001/385 , Y02B70/1466 , Y02B70/1491
Abstract: 一种用于降低带有同步整流的开关电源转换器中开关损耗的死区时间自适应控制开关级电路,所述电路通过改变开关级高边控制管与低边同步整流管开启之间的死区时间,使开关电源开关损耗最小化。所述电路包括高边控制管和低边同步整流管,由外部控制信号控制高边控制管和低边同步整流管的开启和关断,并在开关节点上输出设定占空比波形,所述开关级电路还包括:采样电路部分,用于感测由于死区时间引起同步整流管的体二极管导通时间,并将信号转换成为采样电容的电压值;调节电路部分,用于对第一电路部分采样的电压值进行缓冲和调制,并通过控制可调的延迟单元,自适应调节此后工作周期的死区时间。本发明具有结构简单、性能良好、适用范围广泛等优点。
-
公开(公告)号:CN101764596A
公开(公告)日:2010-06-30
申请号:CN200910262850.8
申请日:2009-12-11
Applicant: 东南大学
IPC: H03K17/288
Abstract: 一种内置皮法级电容间歇式微电流秒级时延电路,设有包括镜像电流源、开关管、电容充电电路、窄脉冲产生电路、输出电路,镜像电流源的输出端及窄脉冲产生电路的输出端分别与开关管的两个输入端连接,开关管的输出端与电容充电电路的输入端连接,电容充电电路的输出端与输出电路的输入端连接,输出电路的输出端接后续信号处理电路;由镜像电流源产生微小电流经开关管向电容充电时,通过窄脉冲信号控制开关管的通、断,实现微小电流对电容的间歇式充电,以延长充电时间、减少集成电路中内置的电容值,电容充电电路输出电压值达到设定值后,通过输出电路将模拟信号转变为数字信号提供给后续信号处理电路。
-
公开(公告)号:CN201846233U
公开(公告)日:2011-05-25
申请号:CN201020284120.6
申请日:2010-08-06
Applicant: 东南大学
CPC classification number: Y02B70/1466
Abstract: 一种用于降低带有同步整流的开关电源转换器中开关损耗的死区时间自适应控制开关级电路,所述电路通过改变开关级高边控制管与低边同步整流管开启之间的死区时间,使开关电源开关损耗最小化。所述电路包括高边控制管和低边同步整流管,由外部控制信号控制高边控制管和低边同步整流管的开启和关断,并在开关节点上输出设定占空比波形,所述开关级电路还包括:采样电路部分,用于感测由于死区时间引起同步整流管的体二极管导通时间,并将信号转换成为采样电容的电压值;调节电路部分,用于对第一电路部分采样的电压值进行缓冲和调制,并通过控制可调的延迟单元,自适应调节此后工作周期的死区时间。本实用新型具有结构简单、性能良好、适用范围广泛等优点。
-
公开(公告)号:CN202615759U
公开(公告)日:2012-12-19
申请号:CN201220119694.7
申请日:2012-03-27
Applicant: 东南大学
IPC: G09G3/36
Abstract: 一种LCoS显示芯片,其特征是:包括移位寄存器模块、锁存器模块、比较器模块、行扫描模块及像素阵列,移位寄存器模块的输入信号分别为视频数据信号DATA和移位寄存器时钟信号PIXCLK,移位寄存器模块的输出及外接行同步信号HS分别为锁存器模块的输入信号,锁存器模块的输出、外接DA同步信号RAMPDATA以及外接像素选择信号ROWSEL分别为比较器模块输入信号,行扫描模块的输入分别为外接DA模拟电压信号RAMPV、行同步信号HS、帧同步信号VS及阵列清零信号SET,比较器模块的输出、行扫描模块的输出以及外接帧显示信号分别为像素阵列的输入信号。
-
公开(公告)号:CN202261578U
公开(公告)日:2012-05-30
申请号:CN201120360163.2
申请日:2011-09-23
Applicant: 东南大学
Abstract: 一种APD阵列的主、被动成像读出电路,设有探测器、短路保护电路、积分电路、积分时间控制电路、主被动模式切换电路、采样保持电路及行选电路,探测器的输出端连接短路保护电路的输入端,短路保护电路的输出端连接积分电路的输入端,积分时间控制电路的输出端接主被动模式切换电路的输入端,主被动模式切换电路的一个输出端连接积分电路的控制信号端,主被动模式切换电路的另一输出端连接采样保持电路的控制信号端,积分电路的输出端连接采样保持电路的输入端,采样保持电路的输出端连接行选电路的输入端,行选电路的输出端接连接后续信号处理电路。
-
-
-
-
-
-
-
-
-