超导量子芯片设计方法及装置、电子设备和介质

    公开(公告)号:CN114492810B

    公开(公告)日:2023-03-24

    申请号:CN202210129160.0

    申请日:2022-02-11

    Inventor: 余轲辉 晋力京

    Abstract: 本公开提供了一种超导量子芯片设计方法、装置、电子设备、计算机可读存储介质和计算机程序产品,涉及量子计算机领域,尤其涉及量子芯片设计技术领域。实现方案为:获取叉指电容的已确定尺寸参数的参数值、待优化尺寸参数的初始值以及目标电容值;对叉指电容的几何结构进行划分以得到叉指电容的多个部分,其中多个部分与多个共面多传输线模型一一对应;基于多个共面多传输线模型获取叉指电容的电容值表示式;基于已确定尺寸参数的参数值、目标电容值以及叉指电容的电容值表示式,确定包括待优化尺寸参数的损失函数;以及通过最小化损失函数对待优化尺寸参数的参数值进行优化,以获得优化后的待优化尺寸参数的参数值。

    循环神经网络模拟量子输运过程中的量子条件主方程的模拟方法

    公开(公告)号:CN112784472B

    公开(公告)日:2023-03-24

    申请号:CN202110111596.2

    申请日:2021-01-27

    Abstract: 本发明公开了一种循环神经网络模拟量子输运过程中的量子条件主方程的模拟方法,包括:建立循环神经网络,循环神经网络为长短时记忆网络;长短时记忆网络包括T个按时间顺序排列的LSTM细胞,每个LSTM细胞具有输入值xt和输出值ht,LSTM细胞内具有参数(W,b);将根据量子条件主方程得到的电流的散粒噪声谱S(ω),替代输入值xt;利用量子条件主方程中的密度矩阵迹,替代输出值ht;利用前后时刻的量子条件主方程中的密度矩阵迹之间联系,替代参数(W,b)。本发明建立了循环神经网络中的长短时记忆网络和量子条件主方程的联系,利用量子系统产生的散粒噪声谱的数据,解决求解量子条件主方程时方程无限循环闭合的难题,实现循环神经网络对量子条件主方程的模拟。

    量子芯片上的量子电路处理方法、装置及电子设备

    公开(公告)号:CN114970865B

    公开(公告)日:2023-03-10

    申请号:CN202210587477.9

    申请日:2022-05-25

    Abstract: 本公开提供了一种量子芯片上的量子电路处理方法、装置及电子设备,涉及量子计算技术领域,具体涉及量子电路技术领域。具体实现方案为:获取用于衡量量子芯片的连通性能的第一互换保真度,所述第一互换保真度是基于第一信息确定的,所述第一信息用于表征所述量子芯片的拓扑结构,所述拓扑结构指示所述量子芯片包括至少两个物理量子比特,所述第一互换保真度用于表征模拟交换任意两个所述物理量子比特的量子态后,得到的逻辑量子比特的状态保持的平均程度;基于所述第一互换保真度,在所述量子芯片上进行量子电路的处理。

    用于与自旋存储的量子信息交互的系统、装置及方法

    公开(公告)号:CN115759267A

    公开(公告)日:2023-03-07

    申请号:CN202211348372.4

    申请日:2016-11-25

    Applicant: 光子公司

    Abstract: 本申请涉及用于与自旋存储的量子信息交互的系统、装置及方法。一种量子信息处理装置包含半导体衬底。光学共振器耦合到所述衬底。所述光学共振器支持具有第一共振器频率的第一光子模态。所述量子信息处理装置包含安置在所述半导体衬底内且光学耦合到所述光学共振器的非气态硫族元素施体原子。所述施体原子具有与所述共振器频率共振的跃迁频率。本文中也揭示在量子信息处理中具有实际应用的系统、装置、物件及方法,所述量子信息处理包含光学耦合到光学结构的硅衬底中的一或多个深杂质或与所述一或多个深杂质相关联。

    一种信号发生装置、测控系统以及量子计算机

    公开(公告)号:CN115728566A

    公开(公告)日:2023-03-03

    申请号:CN202111012148.3

    申请日:2021-08-31

    Inventor: 孔伟成 赵勇杰

    Abstract: 本申请公开了一种信号发生装置,所述信号发生装置用于输出量子比特读取信号至量子芯片上的一量子比特读取总线;所述信号发生装置包括:多个波形输出模块,每个所述波形输出模块用于输出与一量子比特对应的测量波形或空波形;波形处理模块,连接多个所述波形输出模块,用于接收并处理所述波形输出模块输出的所述测量波形或所述空波形以获得一合成波形、以及输出所述合成波形;数模转化模块,连接所述波形处理模块,用于接收并处理所述合成波形以获得对应的量子比特读取信号、以及输出所述量子比特读取信号。本申请能实现一根量子比特读取总线连接的多个量子比特的分别测量和按需测量,有利于提高量子芯片上量子比特的利用率。

    模拟信号最佳采样位置确定方法及量子随机数生成装置

    公开(公告)号:CN114816337B

    公开(公告)日:2023-03-03

    申请号:CN202210765253.2

    申请日:2022-07-01

    Abstract: 本发明公开的模拟信号最佳采样位置确定方法及量子随机数生成装置,涉及信号处理及通信领域,根据预先设定的初始采样位置T0及步进t0,调整接收到的模拟信号的采样位置,得到第一采样位置T1;在第一采样位置T1下,获取该模拟信号的最大强度值,得到第一强度值;根据第一采样位置T1及步进t0,调整该模拟信号的采样位置,得到第二采样位置T2;在第二采样位置T2下,获取该模拟信号的最大强度值,得到第二强度值;根据第一至第N强度值,确定该模拟信号的最佳采样位置,在无须提高模数转换器信号采样频率的前提下,能够保证量子随机数生成装置的稳定性以及量子随机数的生成速率不会降低。

    一种量子芯片及其制备方法、一种量子计算机

    公开(公告)号:CN115701272A

    公开(公告)日:2023-02-07

    申请号:CN202110868313.9

    申请日:2021-07-30

    Inventor: 卜俊秀

    Abstract: 本申请公开了一种量子芯片及其制备方法、一种量子计算机,属于量子信息领域。所示量子芯片包括:多个量子比特,多个所述量子比特在衬底上呈阵列排布,所述量子比特包括:第一电容板、第二电容板和超导量子干涉装置,所述超导量子干涉装置的一端与所述第一电容板连接,另一端与所述第二电容板连接;其中,所述第一电容板包括交汇的第一臂和第二臂;所述第二电容板包括交汇的第三臂和第四臂;阵列排布中的一个所述量子比特的所述第一臂和所述第二臂中之一与相邻所述量子比特的所述第三臂和所述第四臂中之一耦合。采用本方案形成的量子比特便于二维排布,且任一量子比特与相邻的四个量子比特均耦合实现了连通,以此实现量子比特数量的扩展。

    用于量子高速缓存的系统和方法

    公开(公告)号:CN115668230A

    公开(公告)日:2023-01-31

    申请号:CN202180038958.8

    申请日:2021-05-03

    Abstract: 纠缠的量子高速缓存包括接收多个量子状态并且被配置为存储和排序所述多个量子状态并且在第一期望时间将所述存储和排序的多个量子状态中的选择的量子状态提供给量子数据输出端的量子存储库。保真度系统被配置为确定所述多个量子状态中的至少一些量子状态的保真度。经典存储库耦合到保真度系统并且被配置为存储经典数据,该经典数据包括确定的保真度信息和将经典数据中的特定经典数据与所述多个量子状态中的特定量子状态相关联的索引,并且在第二期望时间将经典数据中的至少一些经典数据供应给经典数据输出端。处理器连接到经典存储库并基于索引确定第一时间。

    一种基于量子门获取待测系统本征态的方法及装置

    公开(公告)号:CN115564051A

    公开(公告)日:2023-01-03

    申请号:CN202211182617.0

    申请日:2022-09-26

    Applicant: 北京大学

    Inventor: 孙金钊 袁骁

    Abstract: 本发明实施例提供了一种基于量子门获取待测系统本征态的方法和装置,该方法包括:制备第一量子态;基于预设的概率分布,采样得到第一、第二和第三演化时间;确定出待测系统对应的哈密顿量;根据哈密顿量、以及第一、第二和第三演化时间,确定第一、第二和第三哈密顿演化操作;测量对于第一量子态施加第一操作组合的第一期望值,得到第一测量结果,第一操作组合包括第一哈密顿演化操作的共轭操作、系统观测量对应的厄密操作和第二哈密顿演化操作;测量对于第一量子态施加第三哈密顿演化操作的第二期望值,得到第二测量结果,第一、第二和第三哈密顿演化操作分别由多个量子门构成;结合第一测量结果和第二测量结果,获取待测系统的观测量。

    一种实现量子逻辑门的方法及装置

    公开(公告)号:CN113052318B

    公开(公告)日:2022-11-15

    申请号:CN202110268492.2

    申请日:2021-03-12

    Applicant: 清华大学

    Inventor: 段路明 杨蒿翔

    Abstract: 本文公开一种实现量子逻辑门的方法及装置,本发明实施例通过获得用于按照预设时间序列照射离子量子比特的两组以上第一自旋相关动量反冲(SDK)脉冲;根据获得的两组以上第一SDK脉冲构建量子逻辑门;其中,每一组SDK脉冲中包含一个以上用于进行SDK处理的激光脉冲;时间序列的精度小于1纳秒。通过达到时间可控的第一SDK脉冲提高了构建量子逻辑门的第一SDK脉冲的到达时间准确度,提升了量子逻辑门的构建质量。

Patent Agency Ranking