-
公开(公告)号:CN101950109A
公开(公告)日:2011-01-19
申请号:CN201010274363.6
申请日:2008-05-23
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/13 , H01L27/12 , H01L23/544
Abstract: 本发明公开了一种具测试架构的平面显示装置,用以避免短路配线设置于外引脚接合区而限缩总线的阵列布线面积。此平面显示装置包含:一基板,包含一可挠性印刷电路板接合区,该可挠性印刷电路板接合区包含多数个连接垫;多数条传输线,设置于该基板上,每一条传输线耦接于该些连接垫的一对应连接垫;多数条信号线,平行地设置于该基板上;多数条短路配线,设置于该基板上;以及多数个晶体管,设置于该基板上,每一个晶体管包含:一第一端,耦接于该些短路配线的一对应短路配线;一第二端,耦接于该些信号线的一对应信号线;以及一栅极端,耦接于该些传输线的一栅极信号传输线;该栅极信号传输线一端耦接对应连接垫,另一端耦接第一测试垫。
-
公开(公告)号:CN101487935B
公开(公告)日:2010-11-03
申请号:CN200910006622.4
申请日:2009-02-05
Applicant: 友达光电股份有限公司
Abstract: 本发明公开一种显示面板,包含基板、移位暂存器阵列、扫描线、补偿电路、第一修补线与第二修补线。移位暂存器阵列设置于基板的非显示区,并包含有多个移位暂存器。扫描线与移位暂存器相连接,以驱动显示单元。第一修补线与第二修补线分别与补偿电路相连,并一一地跨越每一扫描线位于非显示区上的两端。本发明的显示面板的第一修补线与第二修补线可一一地跨越扫描线,并在其中一个移位暂存器损毁时,将第一修补线与第二修补线和对应于损毁的移位暂存器的扫描线与备用线连接,使其他的移用暂存器得以替代损毁的移位暂存器的功能,使显示面板的显示功能不受损毁的移位暂存器影响。
-
公开(公告)号:CN101667461A
公开(公告)日:2010-03-10
申请号:CN200910176205.4
申请日:2009-09-16
Applicant: 友达光电股份有限公司
Abstract: 本发明公开一种移位寄存器包含多个电性连接的移位单元。每一个移位单元包含一提升电路、一提升驱动电路、一下拉驱动电路及一下拉电路。提升电路根据一第一信号以及一驱动节点的电压输出该第一信号至一输出节点。该提升驱动电路根据上一个移位单元的输出电压驱动该提升电路。该下拉驱动电路根据该第一信号以及一第二信号输出一低电位电压至该驱动节点以及该输出节点。该下拉电路根据该输出节点的电压重置该提升驱动电路,并根据一第三信号以及一第四信号输出该低电位电压至该驱动节点以及该输出节点。
-
公开(公告)号:CN101510443A
公开(公告)日:2009-08-19
申请号:CN200910134053.1
申请日:2009-04-08
Applicant: 友达光电股份有限公司
IPC: G11C19/00
Abstract: 本发明提供一种能降低耦合效应的移位寄存器。在移位寄存器的多个串接移位寄存单元中,每一移位寄存单元包含提升电路、输入电路、下拉电路、补偿电路、输入端、输出端和节点。每一移位寄存单元在输入端接收输入电压,并在输出端提供输出电压。输入电路依据第一时钟脉冲信号来将输入电压传至节点。提升电路依据第二时钟脉冲信号和节点的电位提供输出电压。下拉电路依据第三时钟脉冲信号来提供电压至节点。补偿电路耦接于输入电路、下拉电路和节点,用来依据第二或第三时钟脉冲信号来维持节点的电位。本发明具有结构简单和抗噪声能力高等优点。
-
公开(公告)号:CN101369460A
公开(公告)日:2009-02-18
申请号:CN200810166043.1
申请日:2008-10-15
Applicant: 友达光电股份有限公司
Abstract: 一种移位缓存器,其包含多个以串联方式连接的移位缓存单元。每一移位缓存单元包含提升电路、第一以及第二时钟下拉模块。提升电路的晶体管用来依据第一节点的电位开启以拉升输出端的电压准位。第一时钟下拉模块用来依据第一时钟信号下拉第一节点的电位至一电源电压,而第二时钟下拉模块用来依据第二时钟信号下拉第一节点的电位至该电源电压。由于该第一时钟信号或是该第二时钟信号的最低电压准位是低于电源电压的电压准位,所以在两时钟下拉模块的晶体管关闭时,其栅-源极压差小于0V,故两时钟下拉模块晶体管的漏电流会降低而不致影响第一节点的电位。
-
公开(公告)号:CN100458903C
公开(公告)日:2009-02-04
申请号:CN200610080370.6
申请日:2006-05-16
Applicant: 友达光电股份有限公司
Abstract: 发光二极管显示器及其像素的驱动方法是使存储电容通过驱动用的薄膜晶体管及发光二极管放电至此发光二极管的导通电流几乎为零为止,以纪录驱动用的薄膜晶体管的临界导通电压与特定状态下的发光二极管的跨压之和,进而在后续驱动发光二极管发亮的过程中藉由利用此临界导通电压与发光二极管的跨压之和达到改善因驱动用的薄膜晶体管的临界电压偏移与发光二极管材料衰减所造成亮度下降的问题。
-
公开(公告)号:CN117198186A
公开(公告)日:2023-12-08
申请号:CN202311171566.6
申请日:2023-09-12
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/3225 , H05B45/325
Abstract: 一种发光驱动电路,用以提供多个发光驱动信号到像素阵列。发光驱动电路包括多个第一位移电路及多个第二位移电路。这些第一位移电路接收第一时钟信号,且这些第一位移电路依据所接收的第一时钟信号提供按序致能的多个第一发光时序信号。这些第二位移电路接收这些第一发光时序信号的其中之一,并且接收第二时钟信号及第三时钟信号,其中各个第二位移电路依据所接收的第一发光时序信号、第二时钟信号及第三时钟信号提供这些发光驱动信号的其中之一。
-
公开(公告)号:CN110706636B
公开(公告)日:2023-03-24
申请号:CN201910994708.6
申请日:2019-10-18
Applicant: 友达光电股份有限公司
Abstract: 本申请公开了一种移位暂存电路及包含移位暂存电路的栅极驱动器。移位暂存电路包含输入电路、驱动电路及下拉电路。输入电路用以接收第一时钟信号并耦接于第一节点。驱动电路用以接收第一时钟信号及第二时钟信号并耦接于第一节点。下拉电路用以接收第一节点的电压并耦接于第一节点及输出端,下拉电路响应于第一节点的电压而输出第一电压到输出端。
-
公开(公告)号:CN112669777B
公开(公告)日:2023-02-03
申请号:CN202011580674.5
申请日:2020-12-28
Applicant: 友达光电股份有限公司
IPC: G09G3/325
Abstract: 一种像素电路,其包括驱动电路、第一开关、第二开关、第三开关、控制电路以及发光单元。第一开关连接驱动电路并由第一启动信号控制,第一开关根据第一启动信号的第一工作周期输出第一电流。第二开关连接驱动电路并由第二启动信号控制,第二开关根据第二启动信号的第二工作周期输出第二电流,第二工作周期和第一工作周期不同。第三开关连接第二开关及接收第二电流。控制电路连接第三开关并发出控制信号至第三开关,第三开关根据控制信号和第二电流而输出第三电流。发光单元连接第三开关和第一开关,发光单元根据第一电流或第三电流而发光。
-
公开(公告)号:CN110518054B
公开(公告)日:2021-12-03
申请号:CN201910831858.5
申请日:2019-09-04
Applicant: 友达光电股份有限公司
Abstract: 一种显示装置的制造方法,包括以下步骤。形成显示面板,其中显示面板具有对向设置的显示面及背面。形成驱动元件基板,其中驱动元件基板包括第一基底及驱动元件,驱动元件配置于第一基底的第一表面上。通过粘着层使显示面板的背面与驱动元件基板的第一基底的第二表面彼此贴合,其中第一表面与第二表面对向设置。使显示面板与驱动元件彼此电性连接。
-
-
-
-
-
-
-
-
-