-
公开(公告)号:CN113096585B
公开(公告)日:2023-11-03
申请号:CN202110400095.6
申请日:2021-04-14
Applicant: 友达光电股份有限公司
IPC: G09G3/30
Abstract: 一种像素驱动装置及其驱动方法,像素驱动装置包含电流源及脉冲宽度调制电路。电流源用以产生电流。脉冲宽度调制电路用以于第一阶段根据重置信号或前级第一扫描信号进行重置。脉冲宽度调制电路用以于第二阶段根据第一扫描信号及选择信号产生脉冲宽度调制信号,并根据脉冲宽度调制信号驱动电流源,使得电流源提供电流至发光元件。选择信号根据多个灰阶其中一者于第二阶段产生脉冲信号。脉冲信号于第二阶段产生的时间点决定脉冲宽度调制信号的工作周期。
-
公开(公告)号:CN110335547B
公开(公告)日:2022-03-01
申请号:CN201910620006.1
申请日:2019-07-10
Applicant: 友达光电股份有限公司
IPC: G09F9/30 , G02F1/1362
Abstract: 一种显示面板,包括第一基底、多条数据线、多条扫描线、多个像素结构、第二基底以及连接线。第一基底具有第一区及第二区。第一区及第二区在第一方向上排列。第二区位于第一区外。多条数据线设置于第一基底上,且在第一方向上排列。多条数据线包括分别设置于第一区及第二区的第一组数据线及第二组数据线。第二基底设置于第一基底的下方。连接线设置于第二基底上。第一组数据线的一数据线的长度大于第二组数据线的一数据线的长度。连接线连接于第一组数据线的数据线与第二组数据线的数据线之间。连接线与多个像素结构的至少一个重叠。
-
公开(公告)号:CN110349979B
公开(公告)日:2022-02-08
申请号:CN201910789518.0
申请日:2019-08-26
Applicant: 友达光电股份有限公司
IPC: H01L27/12 , H01L27/32 , H01L27/15 , G02F1/133 , G02F1/1333 , G02F1/1345
Abstract: 一种柔性显示器,包括缓冲层、多个像素结构、多个第一接垫、多个第一导电通孔、柔性电路板以及粘着层。缓冲层具有相对的第一表面与第二表面。多个像素结构设置于缓冲层的第一表面上。多个第一接垫设置于缓冲层的第二表面上,且彼此隔开。多个第一导电通孔埋设于缓冲层。多个第一接垫通过多个第一导电通孔分别与多个像素结构电性连接。柔性电路板具有多条第一信号线。粘着层设置于缓冲层的第二表面与柔性电路板之间。粘着层在缓冲层上的垂直投影与多个像素结构在缓冲层上的垂直投影重叠。多个第一接垫与柔性电路板的多条第一信号线电性连接。
-
公开(公告)号:CN113889034A
公开(公告)日:2022-01-04
申请号:CN202111339996.5
申请日:2021-11-12
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种自发光像素电路,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第一电容、第二电容及发光元件。第四晶体管耦接于第一系统电压与第五晶体管的控制端之间。第五晶体管与发光元件串联耦接于第二系统电压与第三系统电压之间。第一晶体管耦接于第一节点与第四晶体管的控制端之间。第二晶体管耦接于第一节点与第五晶体管的控制端之间。第三晶体管耦接于第一节点与第五晶体管的第二端之间。第一电容耦接于第五晶体管的第一端与控制端之间。第二电容耦接于扫荡信号与第四晶体管的控制端之间。
-
公开(公告)号:CN109308884B
公开(公告)日:2021-10-15
申请号:CN201811490884.8
申请日:2018-12-06
Applicant: 友达光电股份有限公司
Abstract: 显示装置具有基板和配置于基板上包含二维阵列像素的显示区域,以及具有提供图像数据和时序控制信号至像素的移位寄存器和锁存器的控制电路。控制电路具有信号线电性连接至连接排线以接收代表图像数据的数据信号和代表时序控制信号的时序脉冲。连接排线也用以提供参考信号至控制电路中的移位寄存器和锁存器。数据信号是具有振幅范围大于参考信号振幅范围的数字信号。无驱动芯片配置于基板上以处理模拟信号。每个像素具有三个子像素且每个色彩子像素具有三个色彩子区域用以从不同的扫描线接收时序控制信号。
-
公开(公告)号:CN110161764B
公开(公告)日:2021-07-20
申请号:CN201910500607.9
申请日:2019-06-11
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1345 , H01L27/32
Abstract: 一种显示装置,包括第一基底、多个像素结构、第二基底、多条第一信号线及多条第二信号线。多个像素结构设置于第一基底的第一表面上。每一像素结构包括开关元件及像素电极。开关元件具有第一端、第二端和控制端。像素电极与开关元件的第二端电性连接。第二基底设置于第一基底的第二表面下。多条第一信号线及多条第二信号线设置于第二基底上。多个像素结构的多个开关元件的多个第一端及多个控制端分别与多条第一信号线及多条第二信号线电性连接,其中多条第一信号线与多条第二信号线实质上平行。
-
公开(公告)号:CN112669777A
公开(公告)日:2021-04-16
申请号:CN202011580674.5
申请日:2020-12-28
Applicant: 友达光电股份有限公司
IPC: G09G3/325
Abstract: 一种像素电路,其包括驱动电路、第一开关、第二开关、第三开关、控制电路以及发光单元。第一开关连接驱动电路并由第一启动信号控制,第一开关根据第一启动信号的第一工作周期输出第一电流。第二开关连接驱动电路并由第二启动信号控制,第二开关根据第二启动信号的第二工作周期输出第二电流,第二工作周期和第一工作周期不同。第三开关连接第二开关及接收第二电流。控制电路连接第三开关并发出控制信号至第三开关,第三开关根据控制信号和第二电流而输出第三电流。发光单元连接第三开关和第一开关,发光单元根据第一电流或第三电流而发光。
-
公开(公告)号:CN108986738B
公开(公告)日:2020-06-19
申请号:CN201811127096.2
申请日:2018-09-26
Applicant: 友达光电股份有限公司
Abstract: 一种像素结构,包括第一薄膜晶体管、粘着层、发光二极管以及检测导电层。第一薄膜晶体管耦接至一导电层,用以传送显示数据至导电层。粘着层覆盖导电层。发光二极管配置在粘着层上。检测导电层配置在粘着层上,并且检测导电层、粘着层上以及导电层形成检测电容。其中,检测导电层的厚度等于或略大于发光二极管的高度。
-
公开(公告)号:CN110161764A
公开(公告)日:2019-08-23
申请号:CN201910500607.9
申请日:2019-06-11
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1345 , H01L27/32
Abstract: 一种显示装置,包括第一基底、多个像素结构、第二基底、多条第一信号线及多条第二信号线。多个像素结构设置于第一基底的第一表面上。每一像素结构包括开关元件及像素电极。开关元件具有第一端、第二端和控制端。像素电极与开关元件的第二端电性连接。第二基底设置于第一基底的第二表面下。多条第一信号线及多条第二信号线设置于第二基底上。多个像素结构的多个开关元件的多个第一端及多个控制端分别与多条第一信号线及多条第二信号线电性连接,其中多条第一信号线与多条第二信号线实质上平行。
-
公开(公告)号:CN110085605A
公开(公告)日:2019-08-02
申请号:CN201910406739.5
申请日:2019-05-15
Applicant: 友达光电股份有限公司
IPC: H01L27/12
Abstract: 一种显示装置,包括基板、第一元件层、第二元件层、第一粘着层及显示元件层。第一元件层、第一粘着层、第二元件层及显示元件层按序叠设于基板上。第一元件层包括多条信号线及第一薄膜晶体管。第一薄膜晶体管具有第一栅极、第一源极、第一漏极以及第一半导体图案。第二元件层包括与第一薄膜晶体管电性连接的第二薄膜晶体管。第二薄膜晶体管具有第一多晶硅半导体图案。第一栅极、第一源极及第一漏极中的至少一者与多条信号线属于同一膜层。第一半导体图案的材质包括金属氧化物半导体或非晶硅半导体。
-
-
-
-
-
-
-
-
-