发送器和接收器以及包括该发送器和接收器的存储系统

    公开(公告)号:CN114124295A

    公开(公告)日:2022-03-01

    申请号:CN202110925177.2

    申请日:2021-08-12

    Abstract: 提供了发送器和接收器以及包括该发送器和接收器的存储系统。所述发送器包括多路复用器、控制逻辑和电压模式驱动器。多路复用器基于多个输入数据信号和多相位时钟信号产生多个时间交织数据信号。多个输入数据信号并行输入。多个输入数据信号中的每一个输入数据信号为二进制信号并且具有彼此不同的两个电压电平。控制逻辑基于多个时间交织数据信号产生至少一个下拉控制信号和多个上拉控制信号。多个上拉控制信号中的每一个上拉控制信号的电压电平被暂时升压。电压模式驱动器基于至少一个下拉控制信号和多个上拉控制信号产生输出数据信号。输出数据信号为双二进制信号并且具有彼此不同的三个电压电平。

    高灵敏度延迟单元和检测阈值电压的电路

    公开(公告)号:CN119788035A

    公开(公告)日:2025-04-08

    申请号:CN202410780069.4

    申请日:2024-06-17

    Abstract: 一种被配置为检测阈值电压的电路包括第一延迟电路、第二延迟电路和控制器。所述第一延迟电路对晶体管值的阈值电压具有第一灵敏度。所述第一延迟电路可以被配置为生成相对于所述输入信号延迟了第一延迟时间的第一输出信号,所述第一延迟时间根据所述数字控制代码改变。所述第二延迟电路具有比所述第一灵敏度高的第二灵敏度。所述第二延迟电路可以被配置为生成相对于所述输入信号延迟了第二延迟时间的第二输出信号。所述控制器可以将所述第一输出信号与所述第二输出信号进行比较,并且在所述第一延迟时间等于所述第二延迟时间时生成对应于所述数字控制代码的数字输出代码,以指示所述晶体管的阈值电压。

    使用数据选通信号的存储器设备及其方法

    公开(公告)号:CN119724284A

    公开(公告)日:2025-03-28

    申请号:CN202411343017.7

    申请日:2024-09-25

    Abstract: 本公开涉及使用数据选通信号的存储器设备和用于补偿其数据选通信号的偏斜的方法。存储器设备包括核心管芯及缓冲器管芯,核心管芯包括存储器单元阵列,缓冲器管芯通过一个或多个硅通孔电连接到核心管芯。缓冲器管芯包括DQS生成电路、DQS校准电路和系数判定电路,DQS生成电路从外部设备接收外部时钟信号并且基于外部时钟信号生成数据选通信号以用于与核心管芯通信数据,DQS校准电路基于数据选通信号分别检测从核心管芯接收的多个存储块信号中的每一个的时延,系数判定电路检测缓冲器管芯的阈值电压码,基于阈值电压码将权重应用于每个存储块信号的时延以生成用于每个存储块信号的加权的校准码,并且将加权的校准码发送到核心管芯中的相应核心管芯。

    用于校正时钟信号的误差的设备
    4.
    发明公开

    公开(公告)号:CN117955461A

    公开(公告)日:2024-04-30

    申请号:CN202310723675.8

    申请日:2023-06-19

    Abstract: 公开了用于校正时钟信号的误差的设备。所述用于校正时钟信号的误差的设备可包括:相位调节器,基于误差校正信号校正半速率时钟信号的误差以输出误差被校正的时钟信号;分相器,根据误差被校正的时钟信号输出正交时钟信号;误差检测器,基于正交时钟信号中的一个输出内部时钟信号,基于时钟选择信号在正交时钟信号之中选择两个正交时钟信号,并基于误差检查信号检测所述两个正交时钟信号的误差以输出校正请求信号;以及控制器,基于内部时钟信号输出模式选择信号和时钟选择信号,并基于模式选择信号、时钟选择信号和校正请求信号输出误差校正信号和误差检查信号。

    传输小摆幅数据信号的存储器装置及其操作方法

    公开(公告)号:CN113220601B

    公开(公告)日:2025-04-29

    申请号:CN202110060258.0

    申请日:2021-01-18

    Inventor: 文炳模 安成悟

    Abstract: 公开了一种存储器装置及其操作方法,所述存储器装置包括缓冲器裸片和芯裸片,缓冲器裸片将第一电源电压输出到第一贯穿基底过孔(例如,贯穿硅过孔(TSV))并且从第二TSV接收基于第一电源电压生成的小摆幅数据信号,芯裸片通过第一TSV和第二TSV电连接到缓冲器裸片,芯裸片包括第一单元电容器,第一单元电容器电连接到第一TSV并且被配置为阻挡引入到通过第一TSV接收的第一电源电压的第一噪声。芯裸片将小摆幅数据信号输出到第二TSV。

    调整数据时钟路径上延迟的存储设备和系统及其操作方法

    公开(公告)号:CN114238180A

    公开(公告)日:2022-03-25

    申请号:CN202110993781.9

    申请日:2021-08-27

    Inventor: 文炳模 金知慧

    Abstract: 存储系统包括存储设备和存储控制器,其中,存储设备被配置为监测用于在第一温度处对数据信号进行采样的写数据选通信号的第一振荡器计数值和用于在第二温度处对数据信号进行采样的写数据选通信号的第二振荡器计数值,存储控制器被配置为基于第一振荡器计数值和第二振荡器计数值来确定权重,其中,所述存储设备被配置为通过基于权重根据存储设备的温度改变来调整写数据选通信号的传送路径上的延迟,对数据信号进行采样。

    封装的集成电路存储器装置及其操作方法

    公开(公告)号:CN112242156A

    公开(公告)日:2021-01-19

    申请号:CN202010691634.1

    申请日:2020-07-17

    Abstract: 提供了一种存储器装置和存储器封装件。所述存储器装置包括:焊盘区,其具有与外部主机分离的标志焊盘和连接到外部主机的信号焊盘。存储体区被设置为在其中具有多个存储器单元。提供了片上终端(ODT)设定电路,其被配置为接收控制命令和ODT使能信号,所述控制命令包括与由主机请求的终端电阻对应的第一数据。设定电路被配置为生成与ODT电阻对应的第二数据。提供了ODT使能电路,其被配置为响应于控制命令和ODT使能信号将ODT标志信号输出到标志焊盘。提供了电阻器电路,其被配置为使用第二数据将ODT电阻连接到信号焊盘。

    传输小摆幅数据信号的存储器装置及其操作方法

    公开(公告)号:CN113220601A

    公开(公告)日:2021-08-06

    申请号:CN202110060258.0

    申请日:2021-01-18

    Inventor: 文炳模 安成悟

    Abstract: 公开了一种存储器装置及其操作方法,所述存储器装置包括缓冲器裸片和芯裸片,缓冲器裸片将第一电源电压输出到第一贯穿基底过孔(例如,贯穿硅过孔(TSV))并且从第二TSV接收基于第一电源电压生成的小摆幅数据信号,芯裸片通过第一TSV和第二TSV电连接到缓冲器裸片,芯裸片包括第一单元电容器,第一单元电容器电连接到第一TSV并且被配置为阻挡引入到通过第一TSV接收的第一电源电压的第一噪声。芯裸片将小摆幅数据信号输出到第二TSV。

Patent Agency Ranking