-
公开(公告)号:CN109039608B
公开(公告)日:2023-05-09
申请号:CN201810971256.5
申请日:2018-08-24
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种基于双S核的8‑bitAES电路,属于保密或安全通信装置的技术领域。该电路面向IoT应用,与传统128‑bit AES电路相比,采用了8比特的数据路径,通过充分利用串行处理和部分并行处理来降低电路面积与功耗,提高能量效率。电路包括:数据处理模块、密钥扩展模块、控制模块、密钥加模块。双S核的设计使数据处理模块和密钥扩展模块可以并行执行,数据处理模块充分利用S核不被密钥扩展模块调用的空闲时间,降低周期数,提高吞吐率。同时,移位操作采用寄存器到寄存器的方式实现,减少了中间寄存器,进一步降低了电路面积。
-
公开(公告)号:CN109039608A
公开(公告)日:2018-12-18
申请号:CN201810971256.5
申请日:2018-08-24
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
CPC classification number: H04L9/0631 , H04L9/0891
Abstract: 本发明公开了一种基于双S核的8‑bitAES电路,属于保密或安全通信装置的技术领域。该电路面向IoT应用,与传统128‑bit AES电路相比,采用了8比特的数据路径,通过充分利用串行处理和部分并行处理来降低电路面积与功耗,提高能量效率。电路包括:数据处理模块、密钥扩展模块、控制模块、密钥加模块。双S核的设计使数据处理模块和密钥扩展模块可以并行执行,数据处理模块充分利用S核不被密钥扩展模块调用的空闲时间,降低周期数,提高吞吐率。同时,移位操作采用寄存器到寄存器的方式实现,减少了中间寄存器,进一步降低了电路面积。
-
公开(公告)号:CN107733402A
公开(公告)日:2018-02-23
申请号:CN201710972595.0
申请日:2017-10-18
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了面向近阈值低电压的时序监测单元及监测系统,涉及基于片上时序检测的自适应频率调节技术,属于集成电路低功耗设计的技术领域。本发明提供的监测单元以较低的电路成本实现了面向近阈值电压的时监测,通过搭建包含频率控制状态机、锁相环、快速时钟调节模块的监测系统实现系统频率的自适应调节,解决了面向常规电压设计的时序监测电路难以正确工作在近阈值区域以及少有的能面向近阈值电压区工作的时序监测单元面积大且成本高的技术问题。
-
公开(公告)号:CN108134665B
公开(公告)日:2020-11-17
申请号:CN201711384586.6
申请日:2017-12-20
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种面向IoT应用的8比特AES电路,属于保密或安全通信装置的技术领域。该电路包括:并行处理sbox运算和移位操作以及列混合运算的数据处理模块、并行处理sbox运算和字节循环移位操作以及异或运算的密钥扩展模块、控制模块、密钥加模块,数据处理模块和密钥扩展模块共用一个sbox核,采用寄存器到寄存器的方式实现移位操作,以较少的周期以及逻辑组合实现了高吞吐率的8比特AES电路。
-
公开(公告)号:CN108134665A
公开(公告)日:2018-06-08
申请号:CN201711384586.6
申请日:2017-12-20
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
CPC classification number: H04L9/0631 , H04L9/0863 , H04L9/0891 , H04L63/0428 , H04L67/12
Abstract: 本发明公开了一种面向IoT应用的8比特AES电路,属于保密或安全通信装置的技术领域。该电路包括:并行处理sbox运算和移位操作以及列混合运算的数据处理模块、并行处理sbox运算和字节循环移位操作以及异或运算的密钥扩展模块、控制模块、密钥加模块,数据处理模块和密钥扩展模块共用一个sbox核,采用寄存器到寄存器的方式实现移位操作,以较少的周期以及逻辑组合实现了高吞吐率的8比特AES电路。
-
公开(公告)号:CN107733402B
公开(公告)日:2020-10-30
申请号:CN201710972595.0
申请日:2017-10-18
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了面向近阈值低电压的时序监测单元及监测系统,涉及基于片上时序检测的自适应频率调节技术,属于集成电路低功耗设计的技术领域。本发明提供的监测单元以较低的电路成本实现了面向近阈值电压的时监测,通过搭建包含频率控制状态机、锁相环、快速时钟调节模块的监测系统实现系统频率的自适应调节,解决了面向常规电压设计的时序监测电路难以正确工作在近阈值区域以及少有的能面向近阈值电压区工作的时序监测单元面积大且成本高的技术问题。
-
公开(公告)号:CN112256236B
公开(公告)日:2024-06-14
申请号:CN202011200130.1
申请日:2020-10-30
Applicant: 东南大学
Abstract: 本发明公开一种基于近似定常数复数乘法器的FFT电路及实现方法,属于信号处理和集成电路设计领域。本发明利用旋转因子的对称映射特性压缩旋转因子的个数,再将压缩后FFT算法里的旋转因子进行CSD编码表示,最后对旋转因子的CSD编码进行近似处理,增加旋转因子在进行复数乘法时的公共部分。相比于传统的快速傅里叶变换电路,本发明在容忍一定误差的情况下,有效地降低了快速傅里叶变换电路的面积和计算功耗,提升了电路的能效。
-
公开(公告)号:CN118012199A
公开(公告)日:2024-05-10
申请号:CN202410173439.8
申请日:2024-02-07
Applicant: 东南大学
IPC: G05F1/56
Abstract: 本发明公开一种低代价快速响应电压陡降的电压控制与调节电路,具体是解决了片上应对电压陡降现象对系统性能影响过大、灵活性差的问题,属于基本电子电路技术领域。该电路包括:电压监测单元、电流预测单元、电压环控制器、电流环控制器、时钟门控电路和性能感知的电压控制器,通过全闭环、双环路的架构实时调节电压,大大降低了调节期间的性能代价;联合使用电压环控制器和电流环控制器,利用不同的控制参数分别拟合电压和电流对应的频率调节量,实现灵活的双闭环控制策略;使用时钟门控电路处理频率调节量,通过时钟使能完成对受控对象工作频率的快速控制;联合使用性能感知的电压控制器和时钟门控电路,实现简单高效地对抗电压陡降的目的。
-
公开(公告)号:CN112104343B
公开(公告)日:2022-11-01
申请号:CN202010982845.0
申请日:2020-09-17
Applicant: 东南大学
IPC: H03K5/125
Abstract: 本发明公开了一种电流型电平跳变监测单元,用于自适应电压频率调节调整技术中监测晚到的数据跳变,其特征在于包括:充电路径单元1、充电路径单元2、可控开关M9、反相器U1和高阈值缓冲器U2。本发明跳变监测单元在响应时间和最低工作电压两方面有明显的优势,能在低至近阈值区稳定工作,从而使电压调节的范围扩大至近阈值区,整体功耗收益较大;此外,它的响应时间很短,能在极短时间监测到时钟高电平期间的数据跳变情况。
-
公开(公告)号:CN110414677A
公开(公告)日:2019-11-05
申请号:CN201910623458.5
申请日:2019-07-11
Applicant: 东南大学
IPC: G06N3/063
Abstract: 本发明公开一种适用于全连接二值化神经网络的存内计算电路,属于基本电子电路的技术领域,包括:输入锁存电路、计数寻址模块、地址选择器、译码及字线驱动电路、存储阵列、预充电路、写位线驱动电路、复制位线列单元、时序控制电路、灵敏放大器及与非门阵列、输出锁存电路、模拟延时链。该电路在SRAM位线上执行并行的同或运算,在时域中由延时链执行累加、激活等运算。由于在读取数据的同时完成了部分计算,同时面积占用小的延时链可以与SRAM整合在一起,因此减少了访存过程的能耗,多列并行计算也提高了系统吞吐量,相比于采用冯诺依曼架构的加速器,能够显著地降低网络整体功耗,提升能效。
-
-
-
-
-
-
-
-
-