-
公开(公告)号:CN102457459A
公开(公告)日:2012-05-16
申请号:CN201010540478.5
申请日:2010-10-16
Applicant: 中兴通讯股份有限公司
CPC classification number: H04L27/362 , H04L5/04 , H04L27/2057 , H04L27/22
Abstract: 本发明公开了一种复载波调制方法、装置及系统,其特点是使用e-iωt或eiωt作为载波频率对待载波信号进行载波调制,介质中传输的调制信号是旋转的复信号,使用该方法能够使左右频带承载独立的信息,因此提高了频谱利用率。采用本发明提出的一种复载波调制方法能够充分利用了左右频谱资源,信号能量损失小,因此极大的提高了信道的容量。
-
公开(公告)号:CN102457459B
公开(公告)日:2016-06-08
申请号:CN201010540478.5
申请日:2010-10-16
Applicant: 中兴通讯股份有限公司
CPC classification number: H04L27/362 , H04L5/04 , H04L27/2057 , H04L27/22
Abstract: 本发明公开了一种复载波调制方法、装置及系统,其特点是使用e-iωt或eiωt作为载波频率对待载波信号进行载波调制,介质中传输的调制信号是旋转的复信号,使用该方法能够使左右频带承载独立的信息,因此提高了频谱利用率。采用本发明提出的一种复载波调制方法能够充分利用了左右频谱资源,信号能量损失小,因此极大的提高了信道的容量。
-
公开(公告)号:CN115001486A
公开(公告)日:2022-09-02
申请号:CN202110224295.0
申请日:2021-03-01
Applicant: 中兴通讯股份有限公司 , 南方科技大学
IPC: H03L7/18
Abstract: 本发明公开了一种时钟数据恢复电路及时钟数据恢复方法,时钟数据恢复电路包括时间延迟环路、频率锁定环路和解串器,所述时间延迟环路用于根据时钟信号的相位将输入数据进行延时以实现相位对齐;所述频率锁定环路与所述时间延迟环路连接,用于根据延时后的输入数据调整时钟信号的频率,以使时钟信号的频率与输入数据的频率一致;所述解串器分别连接所述时间延迟环路和所述频率锁定环路,用于根据时钟信号对输入数据进行解串。通过本实施例提供的方案,可以避免在整个电路系统中引入相位积分因素,能够获得一个只有单个极点的绝对稳定系统,能够简化电路结构。
-
公开(公告)号:CN102457464B
公开(公告)日:2016-02-10
申请号:CN201010540472.8
申请日:2010-10-16
Applicant: 中兴通讯股份有限公司
IPC: H04L27/26
CPC classification number: H03C1/00 , H03C2200/0058 , H03D3/007 , H03D2200/0072 , H03D2200/0082 , H04L27/1525 , H04L27/227 , H04L27/362 , H04L27/3818
Abstract: 本发明公开了一种复载波解调方法和装置。采用复信号用e-iωt或eiωt作为载波信号对已调制信号进行解调,得到复载波解调信号。因此提高了频谱利用率。采用本发明提出的一种复载波解调方法能够充分利用了左右频谱资源,信号能量损失小,因此极大的提高了信道的容量。
-
公开(公告)号:CN102457464A
公开(公告)日:2012-05-16
申请号:CN201010540472.8
申请日:2010-10-16
Applicant: 中兴通讯股份有限公司
IPC: H04L27/26
CPC classification number: H03C1/00 , H03C2200/0058 , H03D3/007 , H03D2200/0072 , H03D2200/0082 , H04L27/1525 , H04L27/227 , H04L27/362 , H04L27/3818
Abstract: 本发明公开了一种复载波解调方法和装置。采用复信号用e-iωt或eiωt作为载波信号对已调制信号进行解调,得到复载波解调信号。因此提高了频谱利用率。采用本发明提出的一种复载波解调方法能够充分利用了左右频谱资源,信号能量损失小,因此极大的提高了信道的容量。
-
公开(公告)号:CN1112782C
公开(公告)日:2003-06-25
申请号:CN00114059.0
申请日:2000-02-01
Applicant: 深圳市中兴通讯股份有限公司
IPC: H04L5/22
Abstract: 本发明提供一种同步数字传输设备中的超大规模交叉连接装置,包括:输入数据转换块,实现从DIN总线下载数据,解复用,其中的可编程单元可按需对SIN和DOUT总线插入可编程延时,并分配给相应的数据存储器;输出数据转换块,在每个时隙选择输出数据送到DOUT总线上复用,其中的可编程单元可按需对SIN和DOUT总线插入可编程延时;微机接口块,实现外界CPU对芯片寄存器及联接存储器交换规律的配置;交换模块,实现数据的交叉连接。
-
公开(公告)号:CN1297296A
公开(公告)日:2001-05-30
申请号:CN00114059.0
申请日:2000-02-01
Applicant: 深圳市中兴通讯股份有限公司
IPC: H04L5/22
Abstract: 本发明提供一种同步数字传输设备中的超大规模交叉连接装置,包括:输入数据转换块,实现从DIN总线下载数据,解复用,其中的可编程单元可按需对SIN和DOUT总线插入可编程延时,并分配给相应的数据存储器;输出数据转换块,在每个时隙选择输出数据送到DOUT总线上复用,其中的可编程单元可按需对SIN和DOUT总线插入可编程延时;微机接口块,实现外界CPU对芯片寄存器及联接存储器交换规律的配置;交换模块,实现数据的交叉连接。
-
-
-
-
-
-