-
公开(公告)号:CN110689842A
公开(公告)日:2020-01-14
申请号:CN201810734775.X
申请日:2018-07-06
Applicant: 中华映管股份有限公司
IPC: G09G3/3208
Abstract: 本发明提供一种像素电路。在像素电路中,第一晶体管的第一端耦接至第一节点,第一晶体管的第二端接收系统高电压,并且受控于发光信号。第二晶体管的第一及第二端分别耦接至第二及第一节点,第二晶体管的控制端耦接至第三节点。第三晶体管耦接于第一节点及第三节点之间,并且受控于第一扫描信号。电容具有第一端及第二端。电压设定电路接收数据信号、第二扫描信号以及第三扫描信号。发光元件的第一端耦接至第二节点,发光元件的第二端接收系统低电压。
-
公开(公告)号:CN108010917A
公开(公告)日:2018-05-08
申请号:CN201711061650.7
申请日:2017-11-02
Applicant: 中华映管股份有限公司
IPC: H01L27/12
Abstract: 本发明提供一种有源器件阵列基板及其制作方法,包括基板、第一有源器件、第二有源器件、栅绝缘层以及绝缘阻挡层。第一有源器件包括第一栅电极、第一半导体块、第一源电极与第一漏电极。第二有源器件包括第二栅电极、第二半导体块、第二源电极与第二漏电极。第二源电极与第二漏电极的膜层相同于第一源电极或第一漏电极。栅绝缘层位于第一栅电极与第一半导体块之间也位于第二栅电极与第二半导体块之间。绝缘阻挡层配置于栅绝缘层上,且覆盖第一半导体块。绝缘阻挡层配置于第一源电极与第一漏电极之间且具有第一贯孔供第一源电极与第一漏电极的一者接触第一半导体块。有源器件阵列基板兼顾不同电路需求以增益有源器件阵列基板可提供的效能。
-
公开(公告)号:CN109767731A
公开(公告)日:2019-05-17
申请号:CN201711061568.4
申请日:2017-11-02
Applicant: 中华映管股份有限公司
IPC: G09G3/3258 , G09G3/32
Abstract: 本发明提供一种像素电路,用以驱动一发光二极管。驱动晶体管的第二端耦接至发光二极管的第一端,控制端接收偏压电压。耦合开关耦接在驱动晶体管的第一端与控制端之间,耦合开关受控于第一选择信号以导通或断开。第一开关的第一端接收显示数据电压或参考电压,第一开关受控于第二选择信号以导通或断开。第二开关的第一端耦接第一开关的第二端,其第二端耦接在驱动晶体管的第二端与发光二极管之间,且第二开关受控于第一选择信号以导通或断开。电容的第一端耦接第一开关的第二端与第二开关的第一端之间,电容的第二端提供偏压电压至驱动晶体管的控制端。激光开关耦接在操作电源以及驱动晶体管的第一端间,依据激光控制信号以导通或断开。
-
公开(公告)号:CN206961834U
公开(公告)日:2018-02-02
申请号:CN201720797428.2
申请日:2017-07-04
Applicant: 中华映管股份有限公司
IPC: H01L29/41 , H01L29/786
Abstract: 本实用新型提供一种薄膜晶体管和像素结构。薄膜晶体管配置于基板上且包括第一电极、通道层、栅极、栅绝缘层、层间介电层以及第二电极。第一电极配置于基板上。通道层覆盖第一电极。栅极配置于通道层上且在基板的法线方向上与第一电极重叠。栅绝缘层配置于栅极和通道层之间以电性绝缘栅极和通道层。层间介电层覆盖栅极且具有暴露通道层的接触窗。第二电极配置于层间介电层上且填入接触窗以接触通道层。第二电极在法线方向上与栅极重叠。第二电极与栅极重叠的面积实质上等于第一电极与栅极重叠的面积。本实用新型的薄膜晶体管所占面积小。
-
-
-