使用FPGA实现传输延时可测的交换机装置和延时测量方法

    公开(公告)号:CN103888320A

    公开(公告)日:2014-06-25

    申请号:CN201410147800.6

    申请日:2014-04-14

    Abstract: 本发明提出了一种使用可编程逻辑阵列FPGA实现传输延时可测的交换机装置和延时测量方法,包括以下内容:对于符合IEEE802.3标准的SV采样数据裸包,交换机内部的FPGA记录报文的第1个bit进入交换机端口的时刻Tr,以及此帧报文第1个bit从交换机口发出的时刻Tt(时间戳精度为纳秒级),FPGA计算出在此帧报文在交换机的驻留时间ΔT=Tt-Tr,将此驻留延时ΔT写入SV报文内的指定位置。本发明解决了在智能变电站中继电保护设备在组网方式下,必须依赖外部时钟对时的问题,体现了SV采样数据“谁使用谁同步”的基本原则,原理等效于不通过交换机直接传输SV采样数据的模式。

Patent Agency Ranking