-
公开(公告)号:CN104283746B
公开(公告)日:2017-07-28
申请号:CN201410503968.6
申请日:2014-09-26
Applicant: 中国南方电网有限责任公司电网技术研究中心 , 南方电网科学研究院有限责任公司 , 北京四方继保自动化股份有限公司
IPC: H04L12/28
Abstract: 本发明提出了一种使用FPGA实现数字化变电站三网合一的系统,包括:FPGA、网络适配卡及配置处理器,配置处理器用于对FPGA的寄存器进行设置,以设置FPGA所需要识别的报文特征;FPGA用于对接收的以太网报文进行识别,以判断该以太网报文属于何种数据,并将其发送至对应的目标处理器进行处理;所述FPGA还用于接收经过目标处理器处理之后的报文并对其中的变电站事件报文及制造报文规范报文进行优先级排序,以确保变电站事件报文优先于制造报文规范报文通过网络适配卡被发送至交换机。本发明还提供了一种使用FPGA实现数字化变电站三网合一的方法。上述系统及方法简化了网络结构,显著降低了数字化变电站的建设成本和运行维护的复杂度。
-
公开(公告)号:CN104283746A
公开(公告)日:2015-01-14
申请号:CN201410503968.6
申请日:2014-09-26
Applicant: 中国南方电网有限责任公司电网技术研究中心 , 南方电网科学研究院有限责任公司 , 北京四方继保自动化股份有限公司
IPC: H04L12/28
Abstract: 本发明提出了一种使用FPGA实现数字化变电站三网合一的系统,包括:FPGA、网络适配卡及配置处理器,配置处理器用于对FPGA的寄存器进行设置,以设置FPGA所需要识别的报文特征;FPGA用于对接收的以太网报文进行识别,以判断该以太网报文属于何种数据,并将其发送至对应的目标处理器进行处理;所述FPGA还用于接收经过目标处理器处理之后的报文并对其中的变电站事件报文及制造报文规范报文进行优先级排序,以确保变电站事件报文优先于制造报文规范报文通过网络适配卡被发送至交换机。本发明还提供了一种使用FPGA实现数字化变电站三网合一的方法。上述系统及方法简化了网络结构,显著降低了数字化变电站的建设成本和运行维护的复杂度。
-
公开(公告)号:CN103037032B
公开(公告)日:2016-06-29
申请号:CN201210559297.6
申请日:2012-12-20
Applicant: 北京四方继保自动化股份有限公司
Abstract: 本发明提出了一种使用FPGA实现SV数据32位寻址访问的方法,应用于智能变电站中的设备处理数字化采样数据。包括以下步骤:FPGA接收基于IEEE802.3标准的SV数据裸包,分析以太网帧数据结构,根据SV数据的以太网帧特点,将网络字节序的SV数据利用ASN.1编码规则的特征进行数据重组,转化为纯32位寻址的处理器可以直接访问的数据,大大提高SV解码处理效率的。本发明解决了纯32位寻址的处理器,通过软件进行拆分和重新整合方法处理网络字节序的SV数据方法引起的效率大幅下降问题,能提升解码效率5-10倍。
-
公开(公告)号:CN103888320A
公开(公告)日:2014-06-25
申请号:CN201410147800.6
申请日:2014-04-14
Applicant: 北京四方继保自动化股份有限公司
IPC: H04L12/26 , H04L12/931
Abstract: 本发明提出了一种使用可编程逻辑阵列FPGA实现传输延时可测的交换机装置和延时测量方法,包括以下内容:对于符合IEEE802.3标准的SV采样数据裸包,交换机内部的FPGA记录报文的第1个bit进入交换机端口的时刻Tr,以及此帧报文第1个bit从交换机口发出的时刻Tt(时间戳精度为纳秒级),FPGA计算出在此帧报文在交换机的驻留时间ΔT=Tt-Tr,将此驻留延时ΔT写入SV报文内的指定位置。本发明解决了在智能变电站中继电保护设备在组网方式下,必须依赖外部时钟对时的问题,体现了SV采样数据“谁使用谁同步”的基本原则,原理等效于不通过交换机直接传输SV采样数据的模式。
-
公开(公告)号:CN103037032A
公开(公告)日:2013-04-10
申请号:CN201210559297.6
申请日:2012-12-20
Applicant: 北京四方继保自动化股份有限公司
Abstract: 本发明提出了一种使用FPGA实现SV数据32位寻址访问的方法,应用于智能变电站中的设备处理数字化采样数据。包括以下步骤:FPGA接收基于IEEE802.3标准的SV数据裸包,分析以太网帧数据结构,根据SV数据的以太网帧特点,将网络字节序的SV数据利用ASN.1编码规则的特征进行数据重组,转化为纯32位寻址的处理器可以直接访问的数据,大大提高SV解码处理效率的。本发明解决了纯32位寻址的处理器,通过软件进行拆分和重新整合方法处理网络字节序的SV数据方法引起的效率大幅下降问题,能提升解码效率5-10倍。
-
-
-
-