基于多片FPGA系统的数据采集同步存储装置及方法

    公开(公告)号:CN119248703A

    公开(公告)日:2025-01-03

    申请号:CN202411333050.1

    申请日:2024-09-24

    Abstract: 本发明公开基于多片FPGA系统的数据采集同步存储装置及方法,装置包括:主FPGA按照预设周期分别向每一从FPGA的数据输入端发送时间戳信号;每一并行ADC单元从外部数据输入端口接收输入数据并进行模数转换处理后,得到第一数据并输出至相应从FPGA;从FPGA对分别接收的第一数据和时间戳信号混合后进行预设数字信号处理,得到第二数据并发送至主FPGA,每一从FPGA设有用于存储第一数据和第二数据的存储单元;主FPGA接收每一从FPGA发送的第二数据,基于时间戳信号获取每一第二数据的延迟信息,并在预设周期内对每一第二数据进行同步校准,控制每一从FPGA相应调整其数据位,使所有所述第二数据保持同步存储。

    一种实现多通道数据双向传输的系统及方法

    公开(公告)号:CN119336679A

    公开(公告)日:2025-01-21

    申请号:CN202411270771.2

    申请日:2024-09-11

    Abstract: 本发明公开了一种实现多通道数据双向传输的系统,包括:数据接口模块、多通道传输模块、数据缓存管理模块和PCIe传输模块根据数据传输方向依次连接;数据接口模块接收外部终端设备的数据,并将其输至多通道传输模块;多通道传输模块采集数据接口的数据,将数据通过多个传输通道传输,并根据多个传输通道的优先级进行仲裁,将数据输出至数据缓存模块;以及根据通道标识将数据传至数据接口;数据缓存模块接收并缓存数据,以及根据通道标识管理缓存空间,并将数据传输至多通道传输模块;PCIe传输模块将数据传输至PC机,以及接收PC机传输的数据并将数据传输至数据缓存模块。通过多通道的数据传输结构和对缓存地址的管理,使数据传输具有极强的可扩展性。

    一种上位机与嵌入式设备交互控制通讯的方法

    公开(公告)号:CN119127741A

    公开(公告)日:2024-12-13

    申请号:CN202411239422.4

    申请日:2024-09-05

    Abstract: 本发明公开了一种上位机与嵌入式设备交互控制通讯的方法,包括上位机和嵌入式设备,方法包括上位机写入控制信息,读取反馈信息,嵌入式设备写入反馈信息,读取控制信息。上位机将控制指令写入存储器空间,并修改控制状态位变量;嵌入式设备读取改变后的控制状态位变量,并读取控制指令,同时修改控制状态位变量。嵌入式设备将反馈指令写入存储器空间,并改变反馈状态位变量;上位机读取改变后的反馈状态位变量,并读取反馈指令,同时修改反馈状态位变量。通过改变存储器空间的状态位变量完成上位机和嵌入式设备的交互通讯,降低了嵌入式设备的维护难度,解决嵌入式设备界面开发的局限性问题,减少了嵌入式设备的资源利用,加快了设备运行速度。

Patent Agency Ranking