基于JESD204B的ADC软同步方法、装置、设备及存储介质

    公开(公告)号:CN116449911A

    公开(公告)日:2023-07-18

    申请号:CN202310292955.8

    申请日:2023-03-23

    Abstract: 本发明公开了一种基于JESD204B的ADC软同步方法、装置、设备及存储介质,该方法包括驱动时钟芯片触发第一次SYSREF同步,获取非基准通道在当前时刻的第一采样点、非基准通道在当前时刻的相邻采样点分别与基准通道的第一数据相位,构建第一数据相位集;驱动时钟芯片触发第二次SYSREF同步,获取非基准通道在当前时刻的第二采样点的第二数据相位;匹配第一数据相位集中的目标第一数据相位,以使目标第一数据相位与第二数据相位最接近;根据目标第一数据相位,对非基准通道的相位进行调整,以使非基准通道与基准通道同步。本发明通过计算多通道之前的相位差,消除由于SYSREF没被正确采样而导致的±1个采样点的模糊,进而降低多片高速ADC之间的同步难度,缩短同步调试时间。

    一种提升干涉仪测向系统灵敏度的方法

    公开(公告)号:CN114035149A

    公开(公告)日:2022-02-11

    申请号:CN202111237865.6

    申请日:2021-10-25

    Abstract: 本发明公开了一种提升干涉仪测向系统灵敏度的方法,包括步骤:S1,对相位干涉仪接收系统接收到的信号进行频率、幅度、方位的测量,获取频域参数检测灵敏度;S2,根据测量得到的频率和方位进行数字波束合成;S3,使用波束合成的结果进行到达时间和脉宽的测量,获取时域参数检测灵敏度。本发明通过将干涉仪系统各个通道的接收信号进行数字波束合成,改善接收信号的信噪比,从而提升时域参数的检测灵敏度,最终达到提升系统灵敏度的目的。

    一种提升干涉仪测向系统灵敏度的方法

    公开(公告)号:CN114035149B

    公开(公告)日:2023-04-25

    申请号:CN202111237865.6

    申请日:2021-10-25

    Abstract: 本发明公开了一种提升干涉仪测向系统灵敏度的方法,包括步骤:S1,对相位干涉仪接收系统接收到的信号进行频率、幅度、方位的测量,获取频域参数检测灵敏度;S2,根据测量得到的频率和方位进行数字波束合成;S3,使用波束合成的结果进行到达时间和脉宽的测量,获取时域参数检测灵敏度。本发明通过将干涉仪系统各个通道的接收信号进行数字波束合成,改善接收信号的信噪比,从而提升时域参数的检测灵敏度,最终达到提升系统灵敏度的目的。

    一种用一个N点复数FFT计算2N实序列的方法及系统

    公开(公告)号:CN106533435A

    公开(公告)日:2017-03-22

    申请号:CN201610861661.2

    申请日:2016-09-29

    CPC classification number: H03L7/16

    Abstract: 本发明涉及数字信号处理技术,本发明公开了一种用一个N点复数FFT计算一个2N实序列FFT的方法,其步骤为:步骤一、针对参考信号产生两路同源基准参考信号,两路同源基准参考信号分别输入倍频梳线信号产生单元和锁相基带信号产生单元;所述倍频梳线信号产生单元接收外部输入的基准参考信号,并应用基准参考信号产生宽带、低相噪的梳状谱信号;锁相基带信号产生单元接收外部输入的基准参考信号,基准参考信号通过锁相基带信号产生单元产生低频、小步进的锁相基带信号;步骤二、将步骤一产生的梳状谱信号和锁相基带信号进行混频,然后经过分段滤波放大处理后,最终形成宽带、小步进、低相噪的频率合成信号输出。较单环锁相频率源相位噪声优化15dB以上。

    一种多模块多通道采集同步系统及工作方法

    公开(公告)号:CN106406174B

    公开(公告)日:2018-07-24

    申请号:CN201610861347.4

    申请日:2016-09-29

    Abstract: 本发明公开了一种多模块多通道采集系统同步方法及工作方法。所述系统包括秒脉冲信号生成单元、至少两个内部设置有输入输出延迟单元IODELAY的FPGA、若干分别与各个FPGA对应连接的AD芯片。其中一个FPGA接收秒脉冲信号,并将输入的秒脉冲信号同步到与该FPGA相连接的AD芯片的采集时钟,母板将同步后时钟信号与秒脉冲信号传输到各个FPGA上,各个FPGA同时使用采集时钟采样经过输入输出延迟单元IODELAY后的同源秒脉冲信号,根据秒脉冲的到达来实现不同FPGA之间的同步。本发明通过硬同步来进行同步采样,对秒脉冲信号进行同步处理后便可保证秒脉冲后各FPGA采到的数据流是同步的,各通道采样数据相互间的相位关系不随时间变化,从而实现同步采样的功能。

    一种多模块多通道采集同步系统及工作方法

    公开(公告)号:CN106406174A

    公开(公告)日:2017-02-15

    申请号:CN201610861347.4

    申请日:2016-09-29

    CPC classification number: G05B19/0425 G05B2219/2612

    Abstract: 本发明公开了一种多模块多通道采集系统同步方法及工作方法。所述系统包括秒脉冲信号生成单元、至少两个内部设置有输入输出延迟单元IODELAY的FPGA、若干分别与各个FPGA对应连接的AD芯片。其中一个FPGA接收秒脉冲信号,并将输入的秒脉冲信号同步到与该FPGA相连接的AD芯片的采集时钟,母板将同步后时钟信号与秒脉冲信号传输到各个FPGA上,各个FPGA同时使用采集时钟采样经过输入输出延迟单元IODELAY后的同源秒脉冲信号,根据秒脉冲的到达来实现不同FPGA之间的同步。本发明通过硬同步来进行同步采样,对秒脉冲信号进行同步处理后便可保证秒脉冲后各FPGA采到的数据流是同步的,各通道采样数据相互间的相位关系不随时间变化,从而实现同步采样的功能。

Patent Agency Ranking