一种基于FPGA的数字锁相放大器

    公开(公告)号:CN219162597U

    公开(公告)日:2023-06-09

    申请号:CN202223025217.7

    申请日:2022-11-03

    Abstract: 一种基于FPGA的数字锁相放大器,包括信号预处理电路,AD转换器,参考信号模块,异步FIFO模块,低通滤波模块和运算模块。信号预处理电路用于对被测信号进行预处理,参考信号模块用于产生与被测信号同频率且相位无关的、单位幅值的正交三角函数SIN波、COS波异步FIFO模块用于进行跨时钟域数据传输低通滤波模块用于对每路载波信号进行低通滤波处理运算模块用于对两路直流分量进行运算。本实用新型采用异步FIFO的跨时钟数据传输方法和查找表的运算实现方法,有效解决了低通滤波模块和计算被测信号幅值和相位时消耗FPGA内部过多逻辑资源的问题,具有集成度高,功耗低,体积小,成本低的优点,便于作为模块应用到其他特定领域的仪器中。

Patent Agency Ranking