-
公开(公告)号:CN117767954A
公开(公告)日:2024-03-26
申请号:CN202211136475.4
申请日:2022-09-19
Applicant: 中国科学院微电子研究所
IPC: H03M3/00
Abstract: 本发明提供了一种开关电容离散型积分器电路,包括单位增益缓冲器、RC滤波电路和新型的开关电容积分器,相较于传统的离散型开关电容积分器,将采样相分割成两个相位,即采样信号预建立相位和采样信号精确建立相位,引入积分相预采样电容,在开关电容积分器工作在积分相时对输入信号进行存储,积累电荷;在积分相存储在积分相预采样电容中的电荷会在采样信号预建立相初进行重新分配,由于积分相结束时,采样电容上没有电荷存在,因此会有积分相预采样电容上的电荷会有一部分转移到采样电容中,使输入信号初步建立。在采样信号精确建立相位,前端单位增益缓冲器、RC滤波电路电容对采样电容进一步存储电荷,最终达到要求的建立精度。
-
公开(公告)号:CN106897506A
公开(公告)日:2017-06-27
申请号:CN201710071100.7
申请日:2017-02-09
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种锁相环设计中输出信号周期抖动的预测方法。所述方法包括:建立锁相环各电路模块噪声源的等效数学模型;根据所述锁相环各电路模块噪声源的等效数学模型对鉴频鉴相器/电荷泵和环路滤波器的噪声进行预测,以及根据所述锁相环各电路模块噪声源的等效数学模型对压控振荡器和分频器的噪声进行预测;根据锁相环环路特性对各电路模块噪声源的作用,得到输出信号的相位噪声;根据所述输出信号的相位噪声与周期抖动之间的数学关系,得到输出信号的周期抖动。本发明提供的输出信号周期抖动预测方法直观、有效,适用于锁相环电路设计前的系统设计,能更好地为锁相环电路设计服务,避免重复设计。
-
公开(公告)号:CN102570065B
公开(公告)日:2014-09-17
申请号:CN201210029866.6
申请日:2012-02-10
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种双工复用巴伦天线。该双工复用巴伦天线包括:一个E类功放的choke电感Lchoke、一个E类功放的并联电容Cshunt、两个巴伦电感L1和L2、两个巴伦电容C1和C2、两个差分输入输出口N和P、一个单端输入输出口50ΩANT、一个电源电压接口vdd@TX。本发明将差分型功率放大器的负载部分和巴伦天线结合起来,从而节省了片外分立器件的数目。
-
公开(公告)号:CN103297042A
公开(公告)日:2013-09-11
申请号:CN201310253320.3
申请日:2013-06-24
Applicant: 中国科学院微电子研究所
IPC: H03L7/085
Abstract: 本发明公开了一种可快速锁定的电荷泵锁相环电路,包括晶体振荡器、鉴频鉴相器、数字辅助鉴相器、电荷泵、环路滤波器、压控振荡器和分频器,数字辅助鉴相器、电荷泵和环路滤波器电路构成锁相环快速锁定电路,晶体振荡器产生输入参考信号并输出给鉴频鉴相器,鉴频鉴相器比较该输入参考信号与分频器的反馈信号之间的相位差,输出相位差的电压值给电荷泵;电荷泵将该相位差的电压值转化为电流量,输出给环路滤波器;环路滤波器滤除该电流量的高频分量,产生直流控制电压,该直流控制电压调节压控振荡器输出信号的频率;压控振荡器的输出信号作为该电荷泵锁相环的输出信号;电荷泵锁相环的输出信号进一步经分频器分频后反馈回鉴频鉴相器的输入端。
-
公开(公告)号:CN102570065A
公开(公告)日:2012-07-11
申请号:CN201210029866.6
申请日:2012-02-10
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种双工复用巴伦天线。该双工复用巴伦天线包括:一个E类功放的choke电感Lchoke、一个E类功放的并联电容Cshunt、两个巴伦电感L1和L2、两个巴伦电容C1和C2、两个差分输入输出口N和P、一个单端输入输出口50ΩANT、一个电源电压接口VDD@TX。本发明将差分型功率放大器的负载部分和巴伦天线结合起来,从而节省了片外分立器件的数目。
-
公开(公告)号:CN101931399B
公开(公告)日:2012-07-04
申请号:CN200910087889.0
申请日:2009-06-24
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种锁相环频率综合器,用于提高带内相位噪声性能和降低功耗,该锁相环频率综合器包括:粗调谐回路,用于选择不同的频率控制字,实现频率锁定;精调谐回路,用于实现环路的相位锁定;其中,在锁定状态时,粗调谐回路被关断,仅仅精调谐回路工作。利用本发明,克服了传统结构带内相位噪声受限于分频器的问题,通过引入精调谐鉴相鉴频器和采样混频器,在锁定状态时无需分频器参与工作,从而提高了锁相环频率综合器的带内相位噪声性能和降低环路的功耗。
-
公开(公告)号:CN112417909A
公开(公告)日:2021-02-26
申请号:CN202011257497.7
申请日:2020-11-11
Applicant: 中国科学院微电子研究所
Abstract: 本公开提供一种RFID自干扰抵消电路,包括:无源多相滤波器单元,接收抵消信号,并将抵消信号处理为处于正交状态其幅度相同的四相输出信号;有源缓冲器单元,与所述无源多相滤波器单元相连,用于使所述四相输出信号输出阻抗一致,并补偿抵消信号经过无源多相滤波器单元产生的衰减,输出缓冲四相输出信号;可变电容网络单元,与所述有源缓冲器单元相连,用于对所述缓冲四相输出信号进行幅度和相位的控制,生成不同幅度的差分IQ信号;以及矢量相加电路单元,与所述可变电容网络单元相连,用于使不同幅度的差分IQ信号矢量相加,得到不同幅度和不同相位的抵消信号,进而与接收信号中的干扰信号叠加实现抵消,完成信号输出。
-
公开(公告)号:CN104348419B
公开(公告)日:2017-07-18
申请号:CN201410652992.6
申请日:2014-11-17
Applicant: 中国科学院微电子研究所
IPC: H03D7/16
Abstract: 本发明属于集成电路技术领域,公开了一种跨导级线性度提高电路及应用其的混频器电路,该跨导级线性度提高电路包括跨导级电路和线性度补偿电路,跨导级电路输入差分电压信号,输出差分电流信号;线性度补偿电路的输入接跨导级电路的输入,输出接跨导级电路的输出,与跨导级电路构成并联结构。本发明提供的跨导级线性度提高电路及应用其的混频器电路,工作稳定可靠,能够应用于接收机和发射机等各种需要用到跨导级的电路中;以较小的增益、噪声和功耗代价,实现了线性度的大幅度提升;线性度补偿电路的偏置电压可以调整,从而能够灵活地优化线性度性能。
-
公开(公告)号:CN104348419A
公开(公告)日:2015-02-11
申请号:CN201410652992.6
申请日:2014-11-17
Applicant: 中国科学院微电子研究所
IPC: H03D7/16
Abstract: 本发明属于集成电路技术领域,公开了一种跨导级线性度提高电路及应用其的混频器电路,该跨导级线性度提高电路包括跨导级电路和线性度补偿电路,跨导级电路输入差分电压信号,输出差分电流信号;线性度补偿电路的输入接跨导级电路的输入,输出接跨导级电路的输出,与跨导级电路构成并联结构。本发明提供的跨导级线性度提高电路及应用其的混频器电路,工作稳定可靠,能够应用于接收机和发射机等各种需要用到跨导级的电路中;以较小的增益、噪声和功耗代价,实现了线性度的大幅度提升;线性度补偿电路的偏置电压可以调整,从而能够灵活地优化线性度性能。
-
公开(公告)号:CN102075186B
公开(公告)日:2012-10-31
申请号:CN200910238764.3
申请日:2009-11-24
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种∑Δ分数锁相环改良结构,包括鉴相鉴频器、电荷泵、环路滤波器、采样电路、压控振荡器、第一分频器、第二分频器、触发器组和∑Δ调制器,其中,鉴相鉴频器组、电荷泵、环路滤波器、采样电路、压控振荡器和第一分频器依次连接形成环状结构,第二分频器的一端连接于触发器组,另一端连接于压控振荡器与第一分频器之间的节点,触发器组的一端连接于采样电路,另一端连接于第一分频器与鉴相鉴频器之间的节点,∑Δ调制器的一端连接于第一分频器,另一端连接于第一分频器与鉴相鉴频器之间的节点。本发明具有较小的功耗,克服了∑Δ分数锁相环带外噪声受限于∑Δ调制器量化噪声的问题,降低了压控振荡器模拟控制线的增益。
-
-
-
-
-
-
-
-
-