-
公开(公告)号:CN116762123A
公开(公告)日:2023-09-15
申请号:CN202280000035.8
申请日:2022-01-14
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
IPC: G09G3/36
Abstract: 一种驱动控制电路,包括:输入电路(10)、第一输出电路(11)以及第二输出电路(12)。第一输出电路(11)与输入电路(10)和第一输出端(OUT1)电连接,配置为在输入电路(11)的控制下,从第一输出端(OUT1)输出第一输出信号。第二输出电路(12)与输入电路(10)和第二输出端(OUT2)电连接,或者与第一输出端(OUT1)和第二输出端(OUT2)电连接,配置为在输入电路(10)或第一输出端(OUT1)的控制下,从第二输出端(OUT2)输出第二输出信号。第一输出信号不同于第二输出信号。
-
公开(公告)号:CN116246582A
公开(公告)日:2023-06-09
申请号:CN202210417054.2
申请日:2021-12-03
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3266 , H10K59/12
Abstract: 本发明提供一种显示基板和显示装置。显示基板包括:衬底基板,包括显示区以及位于所述显示区至少一侧的周边区;像素阵列,位于所述显示区,包括多个像素单元;以及,扫描驱动模组,位于所述周边区中的驱动电路区域,包括多个移位寄存器单元,在所述多个移位寄存器单元中的一个移位寄存器单元中设置有多条信号线,所述多条信号线沿第一方向延伸;所述多条信号线在第二方向上的宽度和W1与所述一个移位寄存器单元在所述第二方向上的宽度W2的比值为W1/W2,至少一个所述像素单元沿第一方向的长度为像素间距值;W1/W2与所述像素间距值的乘积大于18um而小于40um。本发明能在高分辨率的情况下实现窄边框。
-
公开(公告)号:CN114724613B
公开(公告)日:2022-10-28
申请号:CN202210644140.7
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于衬底基板上的移位寄存器,移位寄存器包括多级驱动电路,在衬底基板的驱动电路区域中设置有多级驱动电路;一级驱动电路区域包括第一区域和第二区域,在第一区域中设置有第一种类型晶体管,在第二区域中设置有第二种类型晶体管;第一区域的一侧边为电源线远离第二区域的侧边,第一区域的另一侧边为靠近第二区域一侧的第一种类型晶体管的有源层靠近第二区域的侧边;第二区域的一侧边是电源线远离第一区域的侧边,第二区域的另一侧边是靠近第二区域一侧的第一种类型晶体管的有源层靠近所述第二区域的侧边。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN114724613A
公开(公告)日:2022-07-08
申请号:CN202210644140.7
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于衬底基板上的移位寄存器,移位寄存器包括多级驱动电路,在衬底基板的驱动电路区域中设置有多级驱动电路;一级驱动电路区域包括第一区域和第二区域,在第一区域中设置有第一种类型晶体管,在第二区域中设置有第二种类型晶体管;第一区域的一侧边为电源线远离第二区域的侧边,第一区域的另一侧边为靠近第二区域一侧的第一种类型晶体管的有源层靠近第二区域的侧边;第二区域的一侧边是电源线远离第一区域的侧边,第二区域的另一侧边是靠近第二区域一侧的第一种类型晶体管的有源层靠近所述第二区域的侧边。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN113241040B
公开(公告)日:2021-09-24
申请号:CN202110774729.4
申请日:2021-07-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3208 , G09G3/3266
Abstract: 一种显示基板,包括:衬底基板和设置在衬底基板的非显示区域的扫描驱动控制电路。扫描驱动控制电路包括:输入电路、输出控制电路和输出电路。输出控制电路与输入电路和输出电路连接。输出控制电路包括:第一节点控制电容和第二节点控制电容。第一节点控制电容在第一方向上的长度LC1k、第二节点控制电容在第一方向上的长度LC2k、以及扫描驱动控制电路在第一方向上的长度LY满足:;
-
公开(公告)号:CN110956919A
公开(公告)日:2020-04-03
申请号:CN201911317068.1
申请日:2019-12-19
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
Abstract: 本发明公开了一种移位寄存器电路及其驱动方法、栅极驱动电路和显示面板。该移位寄存器电路包括:输入端、第一参考电压端、第二参考电压端、第一时钟信号端、第二时钟信号端、输出端、输入电路、第一控制电路、第二控制电路、第三控制电路、补偿电路、第一节点、第二节点、第三节点以及输出电路,其中补偿电路,配置为响应于所述第二时钟信号,补偿所述第一节点、所述第二节点和所述第三节点中至少一个的电压。本发明可以改善移位寄存器电路的输出波形的稳定性,从而保证了移位寄存器电路的输出端的输出脉冲的质量。
-
公开(公告)号:CN113870796A
公开(公告)日:2021-12-31
申请号:CN202111465296.0
申请日:2021-12-03
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3266 , H01L27/32
Abstract: 本发明提供一种显示基板和显示装置。显示基板包括:衬底基板,包括显示区以及位于所述显示区至少一侧的周边区;像素阵列,位于所述显示区,包括多个像素单元;以及,扫描驱动模组,位于所述周边区中的驱动电路区域,包括多个移位寄存器单元,在所述多个移位寄存器单元中的一个移位寄存器单元中设置有多条信号线,所述多条信号线沿第一方向延伸;所述多条信号线在第二方向上的宽度和W1与所述一个移位寄存器单元在所述第二方向上的宽度W2的比值为W1/W2,至少一个所述像素单元沿第一方向的长度为像素间距值;W1/W2与所述像素间距值的乘积大于18um而小于40um。本发明能在高分辨率的情况下实现窄边框。
-
公开(公告)号:CN117219147A
公开(公告)日:2023-12-12
申请号:CN202211225514.8
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于移位寄存器,移位寄存器包括多级驱动电路,驱动电路包括第一输入电路、第二输入电路、第一输出电路和控制电路;第一输出电路向第一驱动信号输出端提供第一扫描驱动信号;第一输入电路向第三节点输入信号;第二输入电路在第三节点的电位的控制下,将电源线提供的信号输入至第二节点;控制电路控制第三节点的电位和第一节点的电位;显示基板还包括设置于驱动电路区域的时钟信号线组,时钟信号线组提供时钟信号;时钟信号线组位于第二输入电路包括的晶体管的有源层靠近显示区域的一侧。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN113870796B
公开(公告)日:2022-03-04
申请号:CN202111465296.0
申请日:2021-12-03
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3266 , H01L27/32
Abstract: 本发明提供一种显示基板和显示装置。显示基板包括:衬底基板,包括显示区以及位于所述显示区至少一侧的周边区;像素阵列,位于所述显示区,包括多个像素单元;以及,扫描驱动模组,位于所述周边区中的驱动电路区域,包括多个移位寄存器单元,在所述多个移位寄存器单元中的一个移位寄存器单元中设置有多条信号线,所述多条信号线沿第一方向延伸;所述多条信号线在第二方向上的宽度和W1与所述一个移位寄存器单元在所述第二方向上的宽度W2的比值为W1/W2,至少一个所述像素单元沿第一方向的长度为像素间距值;W1/W2与所述像素间距值的乘积大于18um而小于40um。本发明能在高分辨率的情况下实现窄边框。
-
公开(公告)号:CN113920937A
公开(公告)日:2022-01-11
申请号:CN202111235749.0
申请日:2021-07-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3208 , G09G3/3266
Abstract: 一种显示基板,包括:扫描驱动控制电路。扫描驱动控制电路包括:输入电路、输出控制电路和输出电路。输入电路配置为在第一时钟信号端的控制下,将信号输入端的信号传输至输出控制电路,以及将第一时钟信号端或第一电压端的信号传输至输出控制电路。输出控制电路配置为在输入电路的控制下,存储第一信号端的信号,在输入电路和第二时钟信号端的控制下,向第一节点传输第二信号端的信号;或者,在输入电路的控制下,存储第二时钟信号端的信号,并在第二节点的控制下,向第一节点传输第二电压端的信号。输出电路配置为在第二节点的控制下,向信号输出端输出第一电压端的信号,或者,在第一节点的控制下,向信号输出端输出第二电压端的信号。
-
-
-
-
-
-
-
-
-