阵列基板、显示面板、显示面板的驱动方法及显示装置

    公开(公告)号:CN119422099A

    公开(公告)日:2025-02-11

    申请号:CN202380009119.2

    申请日:2023-05-17

    Abstract: 一种阵列基板、显示面板、显示面板的驱动方法及显示装置。阵列基板包括衬底基板、设置于衬底基板上的多个子像素、多条栅线和多条数据线。多个子像素在衬底基板上阵列排布,多个子像素组成多个像素组,每个像素组包括第一子像素和第二子像素,第一子像素包括相连接的第一晶体管和第一电极组,第二子像素包括相连接的第二晶体管和第二电极组;第一晶体管和第二晶体管均位于第一电极组和第二电极组之间,且分别位于像素组的沿列方向上的两端;第一电极组包括第一像素电极和第一公共电极,第二电极组包括第二像素电极和第二公共电极。其中,第一像素电极与第一公共电极的交叠面积,与第二像素电极与第二公共电极的交叠面积相等。

    阵列基板和电子纸显示装置
    3.
    发明公开

    公开(公告)号:CN118567156A

    公开(公告)日:2024-08-30

    申请号:CN202410612585.6

    申请日:2024-05-16

    Abstract: 公开一种阵列基板和电子纸显示装置,阵列基板包括:衬底基板;设置在所述衬底基板上的多条栅线和多条数据线,所述多条栅线和所述多条数据线交叉设置,限定出多个像素区;位于所述像素区中的薄膜晶体管和第一电极,所述薄膜晶体管的栅极与相应的栅线电连接,所述薄膜晶体管的漏极与所述第一电极电连接;薄膜晶体管的源极包括:第一导电部以及电连接在所述第一导电部与相应的数据线之间的第二导电部,所述第一导电部和所述第二导电部在所述衬底基板上的正投影均与所述第一电极在所述衬底基板上的正投影存在交叠,所述第二导电部在所述数据线延伸方向上的尺寸小于所述第一导电部在所述数据线延伸方向上的尺寸。

    阵列基板及显示装置
    4.
    发明公开

    公开(公告)号:CN119137533A

    公开(公告)日:2024-12-13

    申请号:CN202280004621.X

    申请日:2022-11-25

    Abstract: 本公开提供的阵列基板及显示装置,包括沿第一方向依次设置的第一显示区和非矩形的第二显示区,边框区包括包围第一显示区的第一边框区和包围第二显示区的第二边框区;多条栅线,在显示区内沿第一方向排列并沿第二方向延伸至边框区,第二方向与第一方向交叉;多条数据线,与多条栅线相互绝缘,多条数据线在显示区内沿第二方向排列并沿第一方向延伸至第二边框区,且在第二边框区内绕设于第二显示区;多个防静电结构,与多条栅线电连接,多个防静电结构包括位于第一边框区的多个第一防静电结构、以及位于第二边框区的多个第二防静电结构,至少部分第一防静电结构沿第一方向延伸,至少部分第二防静电结构沿数据线的绕设方向延伸。

    阵列基板和显示装置
    5.
    发明公开

    公开(公告)号:CN119902398A

    公开(公告)日:2025-04-29

    申请号:CN202311397751.7

    申请日:2023-10-26

    Abstract: 本发明提供过一种阵列基板和显示装置。阵列基板包括驱动模组,驱动电路包括输入模块、输出模块和降噪模块,输入模块在输入信号的控制下,将第一输入信号传输至第一节点,输出模块在第一节点的电位的控制下,将第二输入信号传输至驱动电路的输出端,降噪模块在第二节点的电位的控制下,将第一电压信号至第一节点和/或输出端;驱动电路包括多个晶体管;多个晶体管中的至少一个晶体管通过第一过孔与第一节点电连接,多个晶体管中的至少一个晶体管通过第二过孔与第二节点电连接;第一过孔与第二过孔之间间隔有至少一个晶体管。本发明改善窄边框显示产品容易出现的信赖性腐蚀不良现象。

    阵列基板、显示面板及显示装置
    6.
    发明公开

    公开(公告)号:CN119028987A

    公开(公告)日:2024-11-26

    申请号:CN202310611587.9

    申请日:2023-05-26

    Abstract: 本公开的实施例提供了一种阵列基板、显示面板及显示装置,涉及显示技术领域,用于提升阵列基板的开口率。阵列基板包括衬底和薄膜晶体管。薄膜晶体管包括栅极图案、半导体图案、源极图案和漏极图案。栅极图案包括沿第一方向相对设置的第一侧壁和第二侧壁,第一侧壁靠近源极图案,第二侧壁靠近漏极图案。半导体图案在衬底上的正投影,位于栅极图案在衬底上的正投影的范围内,与栅极图案的边界具有间隔。沿第一方向,源极图案靠近第一侧壁的一端与半导体图案之间的间隔,小于漏极图案靠近第二侧壁的一端与半导体图案之间的间隔。半导体图案与第一侧壁之间的间隔,小于半导体图案与第二侧壁之间的间隔。上述阵列基板用于制备显示装置。

    驱动电路、驱动方法和显示装置
    8.
    发明公开

    公开(公告)号:CN118865904A

    公开(公告)日:2024-10-29

    申请号:CN202310461335.2

    申请日:2023-04-26

    Abstract: 本发明提供一种驱动电路、驱动方法和显示装置。驱动电路包括驱动输出端、输入电路、输出电路和上拉节点;输入电路在输入控制信号的控制下,将输入电压写入上拉节点;述输出电路在上拉节点的电位的控制下,将时钟信号写入所述驱动输出端;所述驱动电路还包括电位控制电路和第一储能电路;电位控制电路在上拉节点的电位的控制下,控制第一控制端与控制节点之间连通或断开;第一储能电路的第一端与控制节点电连接,第一储能电路的第二端与所述上拉节点电连接,第一储能电路用于储存电能。本发明能够使得在触控阶段,上拉节点的电位不会降低,不会导致再次进入显示阶段时所述驱动电路提供的驱动信号的电位下降,避免产生LH横纹。

    一种阵列基板、显示面板和显示装置

    公开(公告)号:CN118471987A

    公开(公告)日:2024-08-09

    申请号:CN202410614335.6

    申请日:2024-05-17

    Abstract: 本发明公开了一种阵列基板、显示面板和显示装置,以改善现有技术的大尺寸显示面板存在因公共电压分布不均匀,导致的显示异常问题。所述阵列基板包括:衬底,位于所述衬底一侧的公共电极层,多条沿第一方向延伸的公共连接线,以及多个第一连接部;在所述公共电极层包括:多个沿所述第一方向延伸且沿第二方向排布的公共电极行,以及多个沿所述第二方向延伸且沿所述第一方向排布的公共电极列;所述公共电极行包括:多个沿所述第一方向依次排布的公共电极块;所述公共电极列包括:多个沿所述第二方向依次排布的所述公共电极块;至少部分所述公共电极列中,任意相邻两个所述公共电极块通过所述第一连接部电连接。

    驱动电路、驱动方法、驱动模组和显示装置

    公开(公告)号:CN116935772A

    公开(公告)日:2023-10-24

    申请号:CN202310395042.9

    申请日:2023-04-13

    Abstract: 本发明提供一种驱动电路、驱动方法、驱动模组和显示装置。驱动电路,包括上拉节点控制电路、下拉节点控制电路、输出电路、输出复位电路和输出降噪电路;输出电路在上拉节点的电位的控制下,控制第一驱动信号输出端与第一输出时钟信号端之间连通,控制第二驱动信号输出端与第二输出时钟信号端之间连通;输出复位电路在下拉节点的电位的控制下,控制第一驱动信号输出端与第一电压端之间连通,控制第二驱动信号输出端与第一电压端之间连通;输出降噪电路在第一控制电压的控制下,控制第一驱动信号输出端与第二电压端之间连通,控制第二驱动信号输出端与第二电压端之间连通。本发明利于实现窄边框和低功耗。

Patent Agency Ranking