-
公开(公告)号:CN113938196B
公开(公告)日:2023-03-10
申请号:CN202111365686.0
申请日:2021-11-18
Applicant: 北京宇航系统工程研究所
Inventor: 王报华 , 李大全 , 郭世友 , 郝现伟 , 王昕 , 翟晋 , 丛伟 , 罗兴科 , 董文泰 , 王锋 , 梁晨光 , 魏海鹏 , 王勇 , 祝京 , 严帅 , 张青学 , 郭冲 , 赵雪梅 , 耿培涛 , 周天熠 , 郑凡凡 , 唐新丰 , 毕显婷 , 王林 , 张露文
IPC: H04B10/25 , H04B10/278 , H04J3/06 , H04L69/18
Abstract: 本发明提出一种基于FC‑AE‑1553光纤总线架构的总线网络通信方法,属于通讯技术领域,包括总线架构实现方法和总线网络通信方法;总线架构实现方法包括:搭建网络总线架构、确定网络时间同步方法、确定网络同步时间预置方法和确定调度时隙划分方法;总线网络通信方法包括:主节点广播时间同步码到交换机设备,交换机设备分别与各节点建立同步关系;总线网络根据通信需求划分固定时隙,各节点在其固定时隙范围内进行数据通信;主节点周期性向其他节点广播时间同步码,从节点接收后进行本地化处理,形成起始时刻一致的调度周期同步信号;从节点本地时间码与预期时间一致时,触发产生调度周期同步信号。本发明解决了现有FC‑AE‑1553总线网络通信可靠性不高的问题。
-
公开(公告)号:CN103279440A
公开(公告)日:2013-09-04
申请号:CN201310172924.5
申请日:2013-05-10
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
IPC: G06F13/38
Abstract: 一种单机模块间总线通信方法,采用内部总线通信方式实现各个模块的互联,为了增强总线驱动能力选用了54HC245驱动芯片,基于板级之间采用的是串屉式结构,因此选用AIRBORN公司的RM222系列接插件实现板级间的硬件互联。采用本发明单机模块总线通信方法可以减少设备及电缆的使用数量,从而减轻测量系统重量,满足未来对测量系统轻质化、小型化的要求。
-
公开(公告)号:CN113938196A
公开(公告)日:2022-01-14
申请号:CN202111365686.0
申请日:2021-11-18
Applicant: 北京宇航系统工程研究所
Inventor: 王报华 , 李大全 , 郭世友 , 郝现伟 , 王昕 , 翟晋 , 丛伟 , 罗兴科 , 董文泰 , 王锋 , 梁晨光 , 魏海鹏 , 王勇 , 祝京 , 严帅 , 张青学 , 郭冲 , 赵雪梅 , 耿培涛 , 周天熠 , 郑凡凡 , 唐新丰 , 毕显婷 , 王林 , 张露文
IPC: H04B10/25 , H04B10/278 , H04J3/06 , H04L69/18
Abstract: 本发明提出一种基于FC‑AE‑1553光纤总线架构的总线网络通信方法,属于通讯技术领域,包括总线架构实现方法和总线网络通信方法;总线架构实现方法包括:搭建网络总线架构、确定网络时间同步方法、确定网络同步时间预置方法和确定调度时隙划分方法;总线网络通信方法包括:主节点广播时间同步码到交换机设备,交换机设备分别与各节点建立同步关系;总线网络根据通信需求划分固定时隙,各节点在其固定时隙范围内进行数据通信;主节点周期性向其他节点广播时间同步码,从节点接收后进行本地化处理,形成起始时刻一致的调度周期同步信号;从节点本地时间码与预期时间一致时,触发产生调度周期同步信号。本发明解决了现有FC‑AE‑1553总线网络通信可靠性不高的问题。
-
公开(公告)号:CN107943732B
公开(公告)日:2020-05-12
申请号:CN201711162979.2
申请日:2017-11-21
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
Inventor: 张霖 , 韩凯 , 严帅 , 王昕 , 祝京 , 王林 , 罗兴科 , 静广宇 , 魏来 , 周天熠 , 张大铭 , 李萌 , 辛海华 , 汪文博 , 吴茜 , 赵雪梅 , 耿培涛 , 李皓伟 , 万端华 , 马蔚鹏
Abstract: 本发明一种基于国产化FPGA器件实现1553B总线模块,包括数据通信接口芯片、FPGA芯片、1553B总线协议芯片B61580;FPGA芯片负责处理1553B总线协议芯片B61580输出的总线数据,然后通过数据通信接口芯片发送给外部其他产品进行数据处理。所述FPGA芯片内部逻辑采用自顶向下设计,逻辑功能模块包括顶层模块、ACE读写接口模块、初始化模块、协议处理模块、用户功能模块和接口管理模块。本发明克服传统的1553B总线模块的实现方案为DSP+CPLD+1553B总线协议芯片,方案构成复杂且不够灵活的不足。
-
公开(公告)号:CN107943732A
公开(公告)日:2018-04-20
申请号:CN201711162979.2
申请日:2017-11-21
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
Inventor: 张霖 , 韩凯 , 严帅 , 王昕 , 祝京 , 王林 , 罗兴科 , 静广宇 , 魏来 , 周天熠 , 张大铭 , 李萌 , 辛海华 , 汪文博 , 吴茜 , 赵雪梅 , 耿培涛 , 李皓伟 , 万端华 , 马蔚鹏
Abstract: 本发明一种基于国产化FPGA器件实现1553B总线模块,包括数据通信接口芯片、FPGA芯片、1553B总线协议芯片B61580;FPGA芯片负责处理1553B总线协议芯片B61580输出的总线数据,然后通过数据通信接口芯片发送给外部其他产品进行数据处理。所述FPGA芯片内部逻辑采用自顶向下设计,逻辑功能模块包括顶层模块、ACE读写接口模块、初始化模块、协议处理模块、用户功能模块和接口管理模块。本发明克服传统的1553B总线模块的实现方案为DSP+CPLD+1553B总线协议芯片,方案构成复杂且不够灵活的不足。
-
公开(公告)号:CN104121828A
公开(公告)日:2014-10-29
申请号:CN201410225320.7
申请日:2014-05-26
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
IPC: F42B15/01
Abstract: 本发明提出一种速缓变和冲击信号柔性采集方法,通过多路程控模拟开关并联或级联的方式实现超多路信号的选通采集,应用现场可编程逻辑器件预先编定各路信号的选通顺序及开关选通范围,实现了柔性数据采集方法,大大提高了遥测系统的工作效率,同时,通过柔性设计的方法,实现了采集电路根据不同需求进行适应性设计,相对于传统电路测量,提高了其应用的广泛性。
-
公开(公告)号:CN104105388A
公开(公告)日:2014-10-15
申请号:CN201410234340.0
申请日:2014-05-29
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
Inventor: 魏来 , 王锋 , 李大全 , 郭世友 , 赵卫军 , 赵雪梅 , 王昕 , 祝京 , 耿培涛 , 张磊 , 丛伟 , 彭旭锋 , 张霖 , 王林 , 孟超 , 严帅 , 罗兴科 , 韩凯 , 扈佳林 , 李萌
IPC: H05K9/00
Abstract: 一种测量综合控制器的电磁屏蔽系统,属于航天测量系统电子设备电磁屏蔽技术领域,包括电源模块、数据变换模块、CAN总线模块、数据存储及综合模块,由屏蔽板、阶梯坡面缝、印制板电磁兼容设计、内部屏蔽总线、电气连续性设计组成。本发明具有可增大磁波反射损耗和传输损耗,减少电磁波的泄漏量,提高产品内外电磁屏蔽作用;产品实现模块化通用化产品化,减小产品外形尺寸,降低设计成本;提高板间信号质量,减少由导线形成的辐射,改善芯片的电磁环境,降低信号衰减和辐射干扰等诸多优点。
-
公开(公告)号:CN104105388B
公开(公告)日:2017-03-15
申请号:CN201410234340.0
申请日:2014-05-29
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
Inventor: 魏来 , 王锋 , 李大全 , 郭世友 , 赵卫军 , 赵雪梅 , 王昕 , 祝京 , 耿培涛 , 张磊 , 丛伟 , 彭旭锋 , 张霖 , 王林 , 孟超 , 严帅 , 罗兴科 , 韩凯 , 扈佳林 , 李萌
IPC: H05K9/00
Abstract: 一种测量综合控制器的电磁屏蔽系统,属于航天测量系统电子设备电磁屏蔽技术领域,包括电源模块、数据变换模块、CAN总线模块、数据存储及综合模块,由屏蔽板、阶梯坡面缝、印制板电磁兼容设计、内部屏蔽总线、电气连续性设计组成。本发明具有可增大磁波反射损耗和传输损耗,减少电磁波的泄漏量,提高产品内外电磁屏蔽作用;产品实现模块化通用化产品化,减小产品外形尺寸,降低设计成本;提高板间信号质量,减少由导线形成的辐射,改善芯片的电磁环境,降低信号衰减和辐射干扰等诸多优点。
-
公开(公告)号:CN104121828B
公开(公告)日:2017-02-15
申请号:CN201410225320.7
申请日:2014-05-26
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
IPC: F42B15/01
Abstract: 本发明提出一种速缓变和冲击信号柔性采集方法,通过多路程控模拟开关并联或级联的方式实现超多路信号的选通采集,应用现场可编程逻辑器件预先编定各路信号的选通顺序及开关选通范围,实现了柔性数据采集方法,大大提高了遥测系统的工作效率,同时,通过柔性设计的方法,实现了采集电路根据不同需求进行适应性设计,相对于传统电路测量,提高了其应用的广泛性。
-
公开(公告)号:CN203870424U
公开(公告)日:2014-10-08
申请号:CN201420262947.5
申请日:2014-05-21
Applicant: 北京宇航系统工程研究所 , 中国运载火箭技术研究院
IPC: G05B19/042
Abstract: 本实用新型公开了一种跨时钟域的异步FIFO控制逻辑电路,包括读写接口控制电路、异步FIFO芯片和输出接口芯片54HC245,读写接口控制电路包括电阻R5、电阻R6、电容C33和电容C37。读写接口控制电路实现对异步信号的读写进行控制,使之适应异步FIFO芯片的工作条件,异步FIFO芯片实现克服亚稳态干扰,输出接口芯片对FIFO芯片的输出信号进行增强驱动能力,降低内部噪声干扰。该电路结构简单,适应性强、成本低廉,可靠性高,功耗低,克服了亚稳态现象,实现了跨时钟域参数的传输,比传统异步电路速度更快,误码率更低。
-
-
-
-
-
-
-
-
-