芯片以及数据处理装置、方法

    公开(公告)号:CN114281243A

    公开(公告)日:2022-04-05

    申请号:CN202111363827.5

    申请日:2021-11-17

    Abstract: 本发明公开了一种芯片以及数据处理装置、方法,装置包括:用于存储应用数据的第一存储器,用于存储程序数据的第二存储器;与第一存储器连接的第一存储控制器,与第二存储器连接的第二存储控制器;DMA控制器,用于在接收到第一指令时,接收通信数据;CPU处理器,用于在接收到第二指令时,控制第一存储控制器启动应用数据擦写,并在启动应用数据擦写或者DMA控制器接收通信数据结束后,控制第二存储控制器读取第二存储器中的程序数据,以及在同时存在应用数据擦写和通信数据时,先利用读取到的程序数据处理通信数据,待通信数据处理完成后,等待应用数据擦写完成。该数据处理装置,可提升存储器擦写寿命和数据处理效率。

    芯片以及数据处理装置、方法

    公开(公告)号:CN114281243B

    公开(公告)日:2025-03-14

    申请号:CN202111363827.5

    申请日:2021-11-17

    Abstract: 本发明公开了一种芯片以及数据处理装置、方法,装置包括:用于存储应用数据的第一存储器,用于存储程序数据的第二存储器;与第一存储器连接的第一存储控制器,与第二存储器连接的第二存储控制器;DMA控制器,用于在接收到第一指令时,接收通信数据;CPU处理器,用于在接收到第二指令时,控制第一存储控制器启动应用数据擦写,并在启动应用数据擦写或者DMA控制器接收通信数据结束后,控制第二存储控制器读取第二存储器中的程序数据,以及在同时存在应用数据擦写和通信数据时,先利用读取到的程序数据处理通信数据,待通信数据处理完成后,等待应用数据擦写完成。该数据处理装置,可提升存储器擦写寿命和数据处理效率。

    嵌入式芯片的引导加载方法

    公开(公告)号:CN112083961A

    公开(公告)日:2020-12-15

    申请号:CN202010779915.2

    申请日:2020-08-05

    Abstract: 本发明涉及集成电路芯片领域,公开一种嵌入式芯片的引导加载方法,嵌入式芯片内的ROM被配置为:用于存储嵌入式芯片的寄存器的配置流程的第一ROM;及用于存储嵌入式芯片的用户程序的引导流程的第二ROM。所述引导加载方法包括:基于第一一次性可编程存储器内的配置数据与第一ROM内的所述配置流程,对嵌入式芯片的寄存器进行配置;将所述嵌入式芯片切换到测试下载模式;及在所述测试下载模式下,响应于指令指针由所述第一ROM跳转到所述第二ROM,基于第二一次性可编程存储器内的配置数据与所述第二ROM内的所述引导流程,执行相应的用户程序的引导操作。本发明可降低不同流程代码的耦合性,且能更有针对性地保护敏感数据不被随意读写,从而提高芯片的安全性。

    嵌入式芯片的引导加载方法

    公开(公告)号:CN112083961B

    公开(公告)日:2022-01-14

    申请号:CN202010779915.2

    申请日:2020-08-05

    Abstract: 本发明涉及集成电路芯片领域,公开一种嵌入式芯片的引导加载方法,嵌入式芯片内的ROM被配置为:用于存储嵌入式芯片的寄存器的配置流程的第一ROM;及用于存储嵌入式芯片的用户程序的引导流程的第二ROM。所述引导加载方法包括:基于第一一次性可编程存储器内的配置数据与第一ROM内的所述配置流程,对嵌入式芯片的寄存器进行配置;将所述嵌入式芯片切换到测试下载模式;及在所述测试下载模式下,响应于指令指针由所述第一ROM跳转到所述第二ROM,基于第二一次性可编程存储器内的配置数据与所述第二ROM内的所述引导流程,执行相应的用户程序的引导操作。本发明可降低不同流程代码的耦合性,且能更有针对性地保护敏感数据不被随意读写,从而提高芯片的安全性。

Patent Agency Ranking