-
公开(公告)号:CN114069178A
公开(公告)日:2022-02-18
申请号:CN202111241912.4
申请日:2021-10-25
Applicant: 北京理工大学
IPC: H01P1/38
Abstract: 本发明涉及一种高度集成的基于时空电导率调制的CMOS环形器,目的在于弥补国内对于全双工天线接口的研究相对薄弱的问题,属于射频集成电路领域。本发明所述的环形器是一个三端口器件,是通过非互易相移元件回转器嵌入到3λ/4传输线环中,再引入三个彼此相距λ/4的端口来实现的。三个端口分别为发射端口TX,接收端口RX和天线端口ANT。其中端口TX和ANT以及端口RX和ANT之间均通过λ/4的接地共面波导传输线进行连接,回转器对称地放置在端口TX和RX之间,并且在两个端口之间均接入了λ/8的传输线。回转器模块包括两组完全对称的开关和λ/4传输线。其中每一组开关均包括八个由MOS管来构成的单刀单掷开关,λ/4传输线由5个Π型C–L–C结构组合而成。回转器模块中的四路正交时钟信号是由基于CML逻辑设计的占空比为25%的时钟产生电路生成。本发明所述的环形器,可以实现良好的隔离带宽和插入损耗,同时可以实现更高的工作频率并且电路结构相对简单。
-
公开(公告)号:CN119210353A
公开(公告)日:2024-12-27
申请号:CN202211565580.X
申请日:2022-12-07
Applicant: 北京理工大学
IPC: H03D7/12
Abstract: 本发明属于射频集成电路和混频器技术领域,涉及一种采用二阶交调校准的CMOS零中频混频器。所述混频器改进吉尔伯特单元的结构,包括吉尔伯特单元、一对PMOS管及校准电路;一对PMOS管用于降低闪烁失真,所述校准电路位于吉尔伯特单元负载及输出端,通过调制负载电阻大小校准二阶交调,将多种影响二阶交调失真的因素通过调制负载电阻进行等价替换,将一侧负载电阻使用一个k‑bit电阻调制模块来替代,k位于3到10之间。所述混频器解决了多因素导致双平衡混频器电路失配问题并有效降低了二阶交调失真;降低了闪烁噪声、提高射频端与本振端的隔离度、减小本振泄漏以及直流失调,同时也简化了电路操作难度,有效提升了电路性能。
-
公开(公告)号:CN114069178B
公开(公告)日:2023-04-14
申请号:CN202111241912.4
申请日:2021-10-25
Applicant: 北京理工大学
IPC: H01P1/38
Abstract: 本发明涉及一种高度集成的基于时空电导率调制的CMOS环形器,目的在于弥补国内对于全双工天线接口的研究相对薄弱的问题,属于射频集成电路领域。本发明所述的环形器是一个三端口器件,是通过非互易相移元件回转器嵌入到3λ/4传输线环中,再引入三个彼此相距λ/4的端口来实现的。三个端口分别为发射端口TX,接收端口RX和天线端口ANT。其中端口TX和ANT以及端口RX和ANT之间均通过λ/4的接地共面波导传输线进行连接,回转器对称地放置在端口TX和RX之间,并且在两个端口之间均接入了λ/8的传输线。回转器模块包括两组完全对称的开关和λ/4传输线。其中每一组开关均包括八个由MOS管来构成的单刀单掷开关,λ/4传输线由5个Π型C–L–C结构组合而成。回转器模块中的四路正交时钟信号是由基于CML逻辑设计的占空比为25%的时钟产生电路生成。本发明所述的环形器,可以实现良好的隔离带宽和插入损耗,同时可以实现更高的工作频率并且电路结构相对简单。
-
-