-
公开(公告)号:CN103686441B
公开(公告)日:2017-02-01
申请号:CN201310471205.3
申请日:2013-10-10
Applicant: 北京空间机电研究所
IPC: H04N21/643 , H04L25/02 , H04L29/06
Abstract: 多格式数据传输系统,包括时钟选择控制器、并串转换控制器、数据拼接模块、数据选择控制器、数据传输电路;时钟选择控制器用于在不同的数据输出格式下对时钟信号进行选择输出,根据指令选择应用的时钟信号;并串转换控制器包括8bit并串转换单元、10bit并串转换单元和14bit并串转换单元,用于将数据进行不同位宽的并串转换;数据传输电路将不同格式的数据对应时钟和同步信号输出给下一级电路。本发明实现了应用同一接口发送多种格式的串行数据,达到了多种格式数据传输的应用要求,有效地提高了数据传输的灵活性、数据率,减少了应用接口芯片的数量和连接信号的数量,节约了成本,提高了数据传输的可靠性。
-
公开(公告)号:CN104200846A
公开(公告)日:2014-12-10
申请号:CN201410353069.2
申请日:2014-07-23
Applicant: 北京空间机电研究所
IPC: G11C29/56
Abstract: 本发明涉及应用于航天相机电子学中地面部分的一种嵌入式PROM测试系统及实现方法,包括上位机、测试FPGA、自定义接口以及存储单元。测试时,上位机将软核开发模块生成的软核代码和硬核开发模块生成的硬核代码合并后传送给测试FPGA;上位机将调试指令传送给测试FPGA后,资源调用模块从存储单元中读取PROM的测试数据,通过自定义接口模块对被测PROM进行配置和测试操作;测试结果返回给上位机,完成对PROM的功能测试。本发明大大缩短了PROM测试模块的开发时间,同时具有更高的可靠性。由于本发明简化了验证模块编写中的底层设计细节问题,使得不同项目不同型号的PROM只需要经过合理的参数配置就可以通过嵌入式方法与系统连接并进行测试,提高了设计的复用性和通用性。
-
公开(公告)号:CN102802016A
公开(公告)日:2012-11-28
申请号:CN201210293552.7
申请日:2012-08-17
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 本发明公开了一种CCD信号模拟器,用于模拟产生CCD芯片的输出信号,包括:控制模块、存储模块、像元信号输出电路、控制信号输出电路。所述控制模块对输入的控制指令进行判断,根据控制指令对输入的图像数据进行接收或产生对像元信号输出电路和控制信号输出电路的输出信号。像元信号输出电路利用输入的信号产生像元信号输出,控制信号输出电路输出行同步信号及时钟信号,同时本发明还提供了一种采用所述CCD信号模拟器的模拟方法。采用本发明可代替真实CCD芯片,模拟CCD芯片产生电信号,实现在没有CCD芯片的情况下,满足卫星相机视频电子系统测试过程中对CCD信号的需求。
-
公开(公告)号:CN103796009A
公开(公告)日:2014-05-14
申请号:CN201410016075.9
申请日:2014-01-14
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 一种FPGA质量诊断测试系统,包括硬件电路和FPGA软件逻辑,硬件电路包括测试FPGA、被测试FPGA、PROM、SRAM、电源及配置电路、被测试FPGA温度获取电路、FPGA间IO接口电路、RS232接口电路以及SMA输出测试电路。本发明克服现有技术对FPGA内部资源测试覆盖率低的不足,实时性好,通用性强,操作简单,满足航天相机视频电子系统测试过程中对FPGA芯片的要求。
-
公开(公告)号:CN103686441A
公开(公告)日:2014-03-26
申请号:CN201310471205.3
申请日:2013-10-10
Applicant: 北京空间机电研究所
IPC: H04N21/643 , H04L25/02 , H04L29/06
Abstract: 多格式数据传输系统,包括时钟选择控制器、并串转换控制器、数据拼接模块、数据选择控制器、数据传输电路;时钟选择控制器用于在不同的数据输出格式下对时钟信号进行选择输出,根据指令选择应用的时钟信号;并串转换控制器包括8bit并串转换单元、10bit并串转换单元和14bit并串转换单元,用于将数据进行不同位宽的并串转换;数据传输电路将不同格式的数据对应时钟和同步信号输出给下一级电路。本发明实现了应用同一接口发送多种格式的串行数据,达到了多种格式数据传输的应用要求,有效地提高了数据传输的灵活性、数据率,减少了应用接口芯片的数量和连接信号的数量,节约了成本,提高了数据传输的可靠性。
-
公开(公告)号:CN102929623A
公开(公告)日:2013-02-13
申请号:CN201210413942.3
申请日:2012-10-24
Applicant: 北京空间机电研究所
IPC: G06F9/44
Abstract: 本发明公开了一种FPGA软件IP核生成系统,用于对FPGA中的IP核进行管理,包括:主控制模块、对不同类型IP核进行管理的子模块和由不同IP核的标准代码构成的IP库;所述主控制模块根据被调用IP核的类型选择对应的子模块;所述子模块对IP库进行检索获取被调用IP核的标准代码,利用该IP核的标准代码生成IP核软件逻辑模块;并将输入参数输出给生成的所述IP核软件逻辑模块;所述IP核软件逻辑模块根据输入参数产生IP核。采用本发明可以对FPGA软件的IP核进行管理,确保了IP核在每次被调用时,IP核标准代码的一致性。
-
公开(公告)号:CN103796009B
公开(公告)日:2016-01-20
申请号:CN201410016075.9
申请日:2014-01-14
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 一种FPGA质量诊断测试系统,包括硬件电路和FPGA软件逻辑,硬件电路包括测试FPGA、被测试FPGA、PROM、SRAM、电源及配置电路、被测试FPGA温度获取电路、FPGA间IO接口电路、RS232接口电路以及SMA输出测试电路。本发明克服现有技术对FPGA内部资源测试覆盖率低的不足,实时性好,通用性强,操作简单,满足航天相机视频电子系统测试过程中对FPGA芯片的要求。
-
公开(公告)号:CN104748858A
公开(公告)日:2015-07-01
申请号:CN201510119537.4
申请日:2015-03-18
Applicant: 北京空间机电研究所
IPC: G01J5/02
Abstract: 本发明公开了一种InGaAs短波红外探测器信号处理系统,包括InGaAs短波红外探测器、信号输入端、差分单端转换电路、信号调理滤波电路、模数转换电路、数据处理电路。该系统通过差分单端转换电路实现信号的阻抗匹配、放大、主备份接口支持,信号再经过信号调理滤波电路处理,进入模数转换电路输出数字形式的数据,并将数据最终传入数据处理电路中。与传统InGaAs短波红外探测器信号处理系统相比具有电路引入噪声低、输入端支持系统主备份、抗干扰能力强等特点。
-
公开(公告)号:CN102802016B
公开(公告)日:2014-10-08
申请号:CN201210293552.7
申请日:2012-08-17
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 本发明公开了一种CCD信号模拟器,用于模拟产生CCD芯片的输出信号,包括:控制模块、存储模块、像元信号输出电路、控制信号输出电路。所述控制模块对输入的控制指令进行判断,根据控制指令对输入的图像数据进行接收或产生对像元信号输出电路和控制信号输出电路的输出信号。像元信号输出电路利用输入的信号产生像元信号输出,控制信号输出电路输出行同步信号及时钟信号,同时本发明还提供了一种采用所述CCD信号模拟器的模拟方法。采用本发明可代替真实CCD芯片,模拟CCD芯片产生电信号,实现在没有CCD芯片的情况下,满足卫星相机视频电子系统测试过程中对CCD信号的需求。
-
公开(公告)号:CN104378548B
公开(公告)日:2017-10-24
申请号:CN201410602670.0
申请日:2014-10-31
Applicant: 北京空间机电研究所
Abstract: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。
-
-
-
-
-
-
-
-
-