软件化雷达集成架构与开发环境

    公开(公告)号:CN111596263A

    公开(公告)日:2020-08-28

    申请号:CN202010396989.8

    申请日:2020-05-12

    Inventor: 汤俊 张丹丹 翟冠

    Abstract: 本发明公开了一种软件化雷达集成架构与开发环境,该装置包括:综合开发管理平台,用于基于软硬件解耦的信号处理系统开放式体系架构规范和信号处理系统组件设计规范,利用软硬件解耦层次化开放式系统架构,根据信号处理系统的新应用需求,信号处理系统的基本信号处理模块,对信号处理系统的基本构成模块进行新设置;信号处理系统的基本构成模块,用于在被综合开发管理平台进行新设置之后,基于新应用需求对雷达信号进行处理。本发明的方案,可以解决采用定制性的专用硬件和软件开发模式所开发出来的雷达信号处理系统存在应用难度大的问题,达到提升雷达信号处理系统的应用便捷性的效果。

    软件化雷达集成架构与开发环境

    公开(公告)号:CN111596263B

    公开(公告)日:2022-07-08

    申请号:CN202010396989.8

    申请日:2020-05-12

    Inventor: 汤俊 张丹丹 翟冠

    Abstract: 本发明公开了一种软件化雷达集成架构与开发环境,该装置包括:综合开发管理平台,用于基于软硬件解耦的信号处理系统开放式体系架构规范和信号处理系统组件设计规范,利用软硬件解耦层次化开放式系统架构,根据信号处理系统的新应用需求,信号处理系统的基本信号处理模块,对信号处理系统的基本构成模块进行新设置;信号处理系统的基本构成模块,用于在被综合开发管理平台进行新设置之后,基于新应用需求对雷达信号进行处理。本发明的方案,可以解决采用定制性的专用硬件和软件开发模式所开发出来的雷达信号处理系统存在应用难度大的问题,达到提升雷达信号处理系统的应用便捷性的效果。

    一种基于多处理器的分布式实时多任务调度方法

    公开(公告)号:CN111767141A

    公开(公告)日:2020-10-13

    申请号:CN202010571560.8

    申请日:2020-06-22

    Inventor: 汤俊 王浩男 翟冠

    Abstract: 本发明公开了属于嵌入式信号处理技术领域的一种基于多处理器的分布式多任务调度方法。采用非抢占调度策略作为调度内核,该分布式多任务调度方法是在多处理器平台运行,处理器数量包括一个或多个,每个处理器对内部建立的多个处理模块进行实时调度的分布式实时多任务调度;具体包括存储管理单元、任务调度模块及处理任务模块;其中,包含等待态队列、就绪态队列和输出态队列的任务调度单元分别连接通信传输单元与处理任务模块,并传输任务数据通信信息;处理任务模块连接存储管理单元;并传输内存访问信息;本发明可对各个任务模块进行实时调度并保证每个任务模块都能正确运行,保证处理过程满足信号处理的实时性要求,改善了系统实时性。

    一种基于FPGA平台的精确时间同步方法

    公开(公告)号:CN113381832B

    公开(公告)日:2022-11-15

    申请号:CN202110645004.5

    申请日:2021-06-09

    Inventor: 翟冠 沈露 王浩男

    Abstract: 本发明公开了一种基于FPGA平台的精确时间同步系统及补偿方法,所述系统采用IEEE 1588v2(PTP)协议标准,实现FPGA平台协议栈的搭建,可适应主从系统的身份转换,既可作为主系统同步从系统,亦可作为从系统被主系统同步。通过周期性同步算法的实现,所述补偿方法可实现主从系统的时间偏差始终维持在一个相对狭窄的范围之内。

    一种基于FPGA的远程加载系统及其下载配置方法

    公开(公告)号:CN113377450A

    公开(公告)日:2021-09-10

    申请号:CN202110637334.X

    申请日:2021-06-08

    Inventor: 翟冠 沈露 王浩男

    Abstract: 本发明公开了一种基于FPGA的远程加载系统及其下载配置方法,所述远程加载系统包括PC、FPGA、DDR和FLASH,FPGA分别与PC、DDR、FlASH相互通信交互数据;所述FPGA包括UDP_ctrl模块、DDR_ctrl模块、FLASH_ctrl模块和ICAP_ctrl模块。在对加载系统下载配置时,首先,将工程生成的比特流文件封装成.bin文件;然后将所述.bin文件数据通过以太网UDP协议写入到FPGA,再经过FPGA写入到DDR,在DDR进行数据缓存;接着,由FPGA把DDR中的配置数据读出并写入到FLASH中,写入前须先擦除FLASH;最后,FPGA通过ICAP原语主动读取所述FLASH中的配置数据完成对FPGA的重配置。

    一种基于FPGA平台的精确时间同步方法

    公开(公告)号:CN113381832A

    公开(公告)日:2021-09-10

    申请号:CN202110645004.5

    申请日:2021-06-09

    Inventor: 翟冠 沈露 王浩男

    Abstract: 本发明公开了一种基于FPGA平台的精确时间同步系统及补偿方法,所述系统采用IEEE 1588v2(PTP)协议标准,实现FPGA平台协议栈的搭建,可适应主从系统的身份转换,既可作为主系统同步从系统,亦可作为从系统被主系统同步。通过周期性同步算法的实现,所述补偿方法可实现主从系统的时间偏差始终维持在一个相对狭窄的范围之内。

    信号处理任务备份动态迁移容灾系统及备份动态迁移方法

    公开(公告)号:CN111769983A

    公开(公告)日:2020-10-13

    申请号:CN202010571675.7

    申请日:2020-06-22

    Abstract: 本发明公开了属于嵌入式信号处理技术领域的一种信号处理任务备份动态迁移容灾系统及备份动态迁移方法。该信号处理任务备份动态迁移容灾系统由主控计算机、任务迁移控制组件分别和数据通信单元连接组成;其中,主控计算机包括任务调度组件和任务状态监控组件;任务迁移控制组件由信号处理单元和备份单元构成;二者通过数据通信单元进行通讯;本发明提出的容灾技术在任务状态监控组件和任务调度组件的干预下实时发现故障节点、实时启动备用节点、实时切换信号处理通信链路,整个容灾响应时间在毫秒量级完成,可以满足雷达、声纳、通信、电子战等嵌入式应用场合的强实时性。

Patent Agency Ranking