-
公开(公告)号:CN119165685A
公开(公告)日:2024-12-20
申请号:CN202310739030.3
申请日:2023-06-20
Applicant: 北京视延科技有限公司
IPC: G02F1/1335 , H01L27/12 , G02F1/1362
Abstract: 本申请公开了一种显示面板及显示装置,涉及显示技术领域。该显示面板的阵列基板中的像素包括多个不同颜色的子像素,每条数据线和沿第一方向排布的一列子像素连接,每条栅线和沿第一方向排布的至少一个子像素连接。并且,子像素的发光区域位于栅线的两侧,即可以跨过位于栅线的两侧的两个开口区,便于实现第一方向排布的两个开口区的连续显示。并且,由于黑矩阵结构未覆盖栅线的目标线段,因此可以避免黑矩阵结构对第一方向的连续显示造成影响,保证显示面板在第一方向上实现连续显示,显示面板的显示效果较好。
-
公开(公告)号:CN118151447A
公开(公告)日:2024-06-07
申请号:CN202410232067.1
申请日:2024-02-29
Applicant: 北京视延科技有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1345 , G02F1/133 , G09G3/36 , H01L27/12
Abstract: 本公开公开了一种阵列基板、显示面板以及显示装置,本公开实施例的阵列基板包括:衬底基板;多个扫描信号线,沿第一方向延伸,沿第二方向排列;多个数据信号线,沿第二方向延伸,沿第一方向排列;多个像素电极;多个驱动单元,与像素电极一一对应设置,驱动单元包括:第一晶体管和第二晶体管,第一晶体管的第一极电连接至数据信号线,第二极电连接至第二晶体管的第一极,控制极电连接至扫描信号线,第二晶体管的第二极电连接至与其对应的像素电极,控制极接入选择控制信号,基于选择控制信号和扫描信号线的扫描信号的控制将数据信号线的数据信号写入像素电极。本公开实施例的阵列基板通过在驱动单元中设置第二晶体管,能够实现像素分区刷新。
-
公开(公告)号:CN116594230B
公开(公告)日:2025-02-25
申请号:CN202310667879.4
申请日:2023-06-07
Applicant: 北京视延科技有限公司
IPC: G02F1/1343 , G02B30/27 , H10D86/60
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域,用于形成能够实现连续发光的显示背板。所述显示基板,包括衬底基板和在所述衬底基板上阵列分布的多个像素岛,所述像素岛包括多个阵列分布的多个子像素;所述显示基板还包括多条数据线和多条栅线,所述多条数据线与所述多条栅线交叉限定多个像素开口区;所述子像素包括相耦接的控制电路和像素电极,所述控制电路还分别与对应的数据线和栅线耦接,所述控制电路用于在所述栅线的控制下,控制导通或断开所述数据线与所述像素电极之间的电连接;所述像素电极同时位于相邻的至少两个像素开口区中。
-
公开(公告)号:CN118295179A
公开(公告)日:2024-07-05
申请号:CN202211679554.X
申请日:2022-12-26
Applicant: 北京视延科技有限公司
IPC: G02F1/1362 , H01L27/12 , G02F1/1368
Abstract: 本申请公开了一种阵列基板、显示面板及显示装置,用以缓解微观摩尔纹。阵列基板包括:衬底基板,子像素单元、第一信号线和第二信号线;多条第一信号线和多条第二信号线相互交叉限定出子像素单元的开口区;多条第一信号线沿列方向排列,多条第二信号线沿行方向排列;每一第二信号线包括:多个沿列方向延伸的第一部分,以及多个第二部分;第二部分包括沿倾斜方向延伸的部分,第二部分连接两个第一部分;倾斜方向与列方向、行方向之间的夹角均大于0;第一部分在行方向上与子像素的开口区相邻,多个第二部分分别穿过至少部分相邻两个像素重复单元行之间的区域,与第二部分连接的两条第一部分在行方向上的距离大于0。
-
公开(公告)号:CN116594230A
公开(公告)日:2023-08-15
申请号:CN202310667879.4
申请日:2023-06-07
Applicant: 北京视延科技有限公司
IPC: G02F1/1343 , G02B30/27 , H01L27/12
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域,用于形成能够实现连续发光的显示背板。所述显示基板,包括衬底基板和在所述衬底基板上阵列分布的多个像素岛,所述像素岛包括多个阵列分布的多个子像素;所述显示基板还包括多条数据线和多条栅线,所述多条数据线与所述多条栅线交叉限定多个像素开口区;所述子像素包括相耦接的控制电路和像素电极,所述控制电路还分别与对应的数据线和栅线耦接,所述控制电路用于在所述栅线的控制下,控制导通或断开所述数据线与所述像素电极之间的电连接;所述像素电极同时位于相邻的至少两个像素开口区中。
-
公开(公告)号:CN118471982A
公开(公告)日:2024-08-09
申请号:CN202310126238.8
申请日:2023-02-01
Applicant: 北京视延科技有限公司
IPC: H01L27/12 , H01L21/77 , G02F1/1343 , G02F1/1362
Abstract: 本公开提供了一种显示基板及其制备方法和显示装置。显示基板包括:衬底基板;设置在衬底基板上的多个子像素,多个子像素沿第一方向和第二方向成阵列地布置在衬底基板上,至少一个子像素包括第一电极;设置在衬底基板上的第一晶体管和第二晶体管,第一晶体管包括有源层和栅极,第一晶体管的有源层包括沟道区、第一极区和第二极区,第二晶体管包括有源层、栅极、第一极和第二极;以及设置在衬底基板上的数据线,数据线在衬底基板上沿第二方向延伸。
-
公开(公告)号:CN119376119A
公开(公告)日:2025-01-28
申请号:CN202411487842.4
申请日:2024-10-23
Applicant: 北京视延科技有限公司
Abstract: 一种显示装置及其制作方法和电子产品。在该显示装置中,显示面板包括:阵列排布的多个像素单元,多个像素单元被划分为沿第三方向和第二方向阵列排布的多个像素岛,各像素岛包括M个像素单元行,各像素单元行包括沿第三方向排布的N个像素单元;分光组件包括多个分光单元,各分光单元包括P个分光结构,各分光结构沿第三方向延伸,分光单元在第二方向上的尺寸与像素岛在第二方向上的宽度相等,各分光单元在显示面板上的正投影覆盖Q个像素岛,在各像素岛中,各像素单元行所包括的N个像素单元的亮度中心的连线也沿第三方向延伸,第三方向与第二方向之间的第一夹角大于0度,且小于90度。该显示装置可避免摩尔纹等不良。
-
公开(公告)号:CN118414032A
公开(公告)日:2024-07-30
申请号:CN202410511497.7
申请日:2024-04-26
Applicant: 北京视延科技有限公司
IPC: H10K59/121 , H10K59/131 , H10K59/123
Abstract: 本公开提供一种显示基板和显示面板,属于显示技术领域,其可解决现有的光线串扰的问题。本公开的显示基板包括衬底基板,以及设置在衬底基板上的多条栅线、多条数据线和呈阵列排布的多个子像素;每个子像素电连接一条栅线和一条数据线;其中,对于位于同一行的子像素,其中至少部分子像素所连接的栅线不同;至少部分发光颜色不同的子像素所连接的数据线不同。
-
公开(公告)号:CN116092405B
公开(公告)日:2024-06-14
申请号:CN202211600701.X
申请日:2022-12-12
Applicant: 北京视延科技有限公司
IPC: G09G3/20
Abstract: 本公开实施例提供一种显示面板、显示驱动方法、显示驱动模组和显示装置。显示面板中,N列子像素为沿第二方向依次排列的多个像素结构行,各像素结构行包括q个子结构行,各子结构行包括i行子像素,其中,i、q均为自然数,i≥1,q>1;一帧时间包括q个子帧时间,每行子像素被配置成q组子像素;显示面板被配置为在一个子帧时间内,按照多个像素结构行的排列顺序,每个像素结构行的各子结构行中的行子像素被依次充电,各像素结构行的各子结构行中的同一行子像素被同时充电,每行子像素中的q组子像素分别在q个子帧时间内分别被充电。该技术方案,可以提高每行子像素的充电时间,提高显示效果。
-
公开(公告)号:CN119252165A
公开(公告)日:2025-01-03
申请号:CN202411621834.4
申请日:2024-11-13
Applicant: 北京视延科技有限公司
Abstract: 本公开提供一种移位寄存器及其驱动方法、栅极驱动电路和显示装置,属于显示术领。本公开的移位寄存器包括输入控制子电路,被配置为响应于信号输入端传递的输入信号,控制第一节点的电位;响应于第一时钟信号端传输的第一时钟信号,控制第二节点的电位;级联传递子电路,被配置为响应于第一控制信号端传递的第一控制信号,将第一节点的信号写入第三节点;响应于第三节点的信号,将第二时钟信号端传递的第二时钟信号通过级联传递端输出;输出子电路包括多个输出单元;输出单元,被配置为响应于第二控制信号端传递的第二控制信号,将第一节点的信号写入第四节点;响应于第四节点的信号,将第三时钟信号端传递的第三时钟信号通过第一输出端输出。
-
-
-
-
-
-
-
-
-