印制电路板罗氏线圈抗相邻导体干扰线匝装置及设计方法

    公开(公告)号:CN119403037A

    公开(公告)日:2025-02-07

    申请号:CN202411519476.6

    申请日:2024-10-29

    Abstract: 印制电路板罗氏线圈抗相邻导体干扰线匝装置及设计方法,印制电路板的凸台上通过布置线匝构成罗氏线圈;在左侧凸台和右侧凸台之间设置第三组线匝,第三组线匝的绕制方向和第一组线匝的绕制方向相反;第三组线匝的绕制方向和第二组线匝的绕制方向相同;第三组线匝包括第一段线匝、第二段线匝、第三段线匝;第一段线匝的圈数为1,第二段线匝和第三段线匝的圈数相等且均小于等于#imgabs0#第二段线匝和第三段线匝对称的排列在第一段线匝的两侧;其中,k为第一组线匝的圈数,是大于等于3的正奇数;布置时,第一段线匝对齐第一组线匝正中间的一圈线匝。本发明降低了相邻导体与罗氏线圈整体之间的互感,从而实现罗氏线圈抗相邻导体干扰。

Patent Agency Ranking