一种用于船舶导航雷达的数字信号处理机及处理方法

    公开(公告)号:CN104749560B

    公开(公告)日:2017-05-24

    申请号:CN201510188542.0

    申请日:2015-04-20

    Abstract: 本发明涉及雷达信号处理领域,具体涉及一种用于船舶导航雷达的数字信号处理机及处理方法,采取“FPGA+DSP”的结构形式,充分发挥FPGA强大的逻辑控制能力和DSP高速信号处理能力的特点,与传统船舶导航雷达数字信号处理机相比处理能力更强、存储容量更大、接口更加灵活、具有可扩展性;增加了以太网通信功能,通过以太网通信的方式可以使雷达数字信号处理机移至船舶雷达的上单元,处理完成后的雷达回波数据最终通过以太网传输至雷达下单元的显示终端,有效避免了传统船舶雷达信号处理机在长距离下接收视频信号时出现的信号衰减和干扰问题;针对现有的船舶导航雷达数字信号处理方法进行改进,抗干扰和杂波抑制能力更强,信号处理效果更好。

    一种用于船舶导航雷达的数字信号处理机及处理方法

    公开(公告)号:CN104749560A

    公开(公告)日:2015-07-01

    申请号:CN201510188542.0

    申请日:2015-04-20

    Abstract: 本发明涉及雷达信号处理领域,具体涉及一种用于船舶导航雷达的数字信号处理机及处理方法,采取“FPGA+DSP”的结构形式,充分发挥FPGA强大的逻辑控制能力和DSP高速信号处理能力的特点,与传统船舶导航雷达数字信号处理机相比处理能力更强、存储容量更大、接口更加灵活、具有可扩展性;增加了以太网通信功能,通过以太网通信的方式可以使雷达数字信号处理机移至船舶雷达的上单元,处理完成后的雷达回波数据最终通过以太网传输至雷达下单元的显示终端,有效避免了传统船舶雷达信号处理机在长距离下接收视频信号时出现的信号衰减和干扰问题;针对现有的船舶导航雷达数字信号处理方法进行改进,抗干扰和杂波抑制能力更强,信号处理效果更好。

    一种发夹交叉耦合带通滤波器

    公开(公告)号:CN204333186U

    公开(公告)日:2015-05-13

    申请号:CN201420829720.4

    申请日:2014-12-24

    Inventor: 周勇 孙鸣 陆海林

    Abstract: 本实用新型公开了一种发夹交叉耦合带通滤波器,包括依次间隔排列并呈“U”形的第一、第二、第三、第四、第五谐振器,第一谐振器与输入端相连,第五谐振器与输出端相连,输入端包括依次连接的第一微带线、第二微带线、第三微带线,第一微带线的宽度大于第二微带线的宽度大于第三微带线的宽度,输出端包括依次连接的第四微带线、第五微带线、第六微带线,第四微带线的宽度小于第五微带线的宽度小于第六微带线的宽度,第五谐振器的底边上连接有第七微带线。本实用新型在保证了低插入损耗与低反射损耗的基础上,减小体积,结构紧凑,尺寸较小,易于集成,减小了相对带宽,此外还可以有效的提高带外抑制性能。

    一种用于船舶导航雷达的数字信号处理机

    公开(公告)号:CN204613395U

    公开(公告)日:2015-09-02

    申请号:CN201520240217.X

    申请日:2015-04-20

    Abstract: 本实用新型涉及雷达信号处理领域,具体涉及一种用于船舶导航雷达的数字信号处理机,采取“FPGA+DSP”的结构形式,充分发挥FPGA强大的逻辑控制能力和DSP高速信号处理能力的特点,与传统船舶导航雷达数字信号处理机相比处理能力更强、存储容量更大、接口更加灵活、具有可扩展性;增加了以太网通信功能,通过以太网通信的方式可以使雷达数字信号处理机移至船舶雷达的上单元,处理完成后的雷达回波数据最终通过以太网传输至雷达下单元的显示终端,有效避免了传统船舶雷达信号处理机在长距离下接收视频信号时出现的信号衰减和干扰问题;针对现有的船舶导航雷达数字信号处理方法进行改进,抗干扰和杂波抑制能力更强,信号处理效果更好。

    一种基于FPGA和NIOSⅡ的船用雷达数据存储装置

    公开(公告)号:CN204331023U

    公开(公告)日:2015-05-13

    申请号:CN201420817156.4

    申请日:2014-12-22

    Abstract: 本实用新型公开了一种基于FPGA和NIOSⅡ的船用雷达数据存储装置,包括天线、接收机、中放板、模数转换电路、FPGA、软核处理器、存储器、PC机。本采用FPGA代替传统信号处理方式,简化了信号处理部分,可靠性高、可移植性好、实时性和灵活性较强,并可将FPGA作为整个雷达系统的主控芯片,使得整个雷达系统的设计更加紧凑,同时,采用将软核处理器嵌入存储装置中控制FPGA的对外数据存储,能够有效解决船用雷达数据采集存储过程中数据丢失的问题,提高了存储装置的整体可靠性。

Patent Agency Ranking