梯形波激励的变灵敏度式时间差型磁通门传感器及数据处理方法

    公开(公告)号:CN103941200B

    公开(公告)日:2015-04-15

    申请号:CN201410206051.X

    申请日:2014-05-15

    Applicant: 吉林大学

    Abstract: 本发明涉及一种梯形波激励的变灵敏度式时间差型磁通门传感器及数据处理方法,是由FPGA经D/A转换电路、V/I转换电路、激励线圈、磁芯以及骨架、感应线圈,匹配电阻、仪用放大电路、带通滤波电路、迟滞整形电路和非门电路与FPGA连接构成。以传感器输出正负脉冲的时间差为检测方法的时间差型磁通门输出响应稳定,灵敏度高,功耗低。电路结构简单,提高了现有时间差型磁通门传感器的输出时间差响应稳定度性能,增加了检测输出精度,满足实际目标磁场的测量需要。用FPGA进行数据处理速度快,分辨力高,信号频率可控,对时间差数据进行处理降低了噪声对信号的影响,提高了精度,适于磁通门实时动态磁场测量。工艺简单,有利于时间差型磁通门传感器的数字化。

    梯形波激励的变灵敏度式时间差型磁通门传感器及数据处理方法

    公开(公告)号:CN103941200A

    公开(公告)日:2014-07-23

    申请号:CN201410206051.X

    申请日:2014-05-15

    Applicant: 吉林大学

    Abstract: 本发明涉及一种梯形波激励的变灵敏度式时间差型磁通门传感器及数据处理方法,是由FPGA经D/A转换电路、V/I转换电路、激励线圈、磁芯以及骨架、感应线圈,匹配电阻、仪用放大电路、带通滤波电路、迟滞整形电路和非门电路与FPGA连接构成。以传感器输出正负脉冲的时间差为检测方法的时间差型磁通门输出响应稳定,灵敏度高,功耗低。电路结构简单,提高了现有时间差型磁通门传感器的输出时间差响应稳定度性能,增加了检测输出精度,满足实际目标磁场的测量需要。用FPGA进行数据处理速度快,分辨力高,信号频率可控,对时间差数据进行处理降低了噪声对信号的影响,提高了精度,适于磁通门实时动态磁场测量。工艺简单,有利于时间差型磁通门传感器的数字化。

    一种时间差型磁通门传感器及时间差读取方法

    公开(公告)号:CN107356888A

    公开(公告)日:2017-11-17

    申请号:CN201710593193.X

    申请日:2017-07-20

    CPC classification number: G01R33/04 G01R33/0023

    Abstract: 本发明涉及一种时间差型磁通门传感器及时间差读取方法,是由FPGA逻辑信号处理器产生周期性数字电压信号,经D/A转换电路分两路分别经过外磁场检测电路Ⅰ和过零检测电路Ⅱ送给FPGA逻辑信号处理器,利用激励信号幅度为零时刻和感应信号脉冲峰值之间的时间差测量被测磁场,利用峰值检测电路对感应信号脉冲峰值时刻进行定位,无需考虑感应信号幅度变化对读取脉冲峰值时刻的影响。与现有的单独从感应信号读取双向饱和时间差方式相比,解决了测量磁场时感应信号幅值变小需要变化门限值或者增大信号幅度的问题,简化了电路结构,加快了信号处理速度,用较小的激励电流就能达到磁通门正常工作状态,有效地降低磁通门的功耗,适于实时动态对弱磁场进行测量。

Patent Agency Ranking