虚拟时反被动测向机的上位机多数据融合接口实现方法

    公开(公告)号:CN107801107B

    公开(公告)日:2020-05-15

    申请号:CN201711101589.4

    申请日:2017-11-10

    Abstract: 本发明提供的是一种虚拟时反被动测向机的上位机多数据融合接口实现方法。上位机通过CAN口与阵元接收机、钟源板和采样时钟板连接,根据反馈状态判断阵元接收机工作状况,上位机选择A/D采集时长通过网线向i7管控计算机发送采集指令启动A/D采集,判断上位机是否接收远程遥控遥测终端召回A/D采集数据指令,计算目标频率下变频所需的数字下变频频率,依据该频率选择下变频数据表,发送指令让i7管控计算机通过PCIE高速数据通道将下变频数据表传到FPGA的DDR3中,选择相应的时延补偿表将时延补偿表传到FPGA的DDR3中,上位机发送启动测向运算的命令,上位机把从DDR3中读回的测向数据交给雷达显屏模块,经过数据处理后实时显示测向结果。本发明能有效解决远程调试和观测天线阵信号的问题,构建的虚拟时反被动测向机会更加具有工程实用性和先进性。

    虚拟时反被动测向机的上位机多数据融合接口实现方法

    公开(公告)号:CN107801107A

    公开(公告)日:2018-03-13

    申请号:CN201711101589.4

    申请日:2017-11-10

    Abstract: 本发明提供的是一种虚拟时反被动测向机的上位机多数据融合接口实现方法。上位机通过CAN口与阵元接收机、钟源板和采样时钟板连接,根据反馈状态判断阵元接收机工作状况,上位机选择A/D采集时长通过网线向i7管控计算机发送采集指令启动A/D采集,判断上位机是否接收远程遥控遥测终端召回A/D采集数据指令,计算目标频率下变频所需的数字下变频频率,依据该频率选择下变频数据表,发送指令让i7管控计算机通过PCIE高速数据通道将下变频数据表传到FPGA的DDR3中,选择相应的时延补偿表将时延补偿表传到FPGA的DDR3中,上位机发送启动测向运算的命令,上位机把从DDR3中读回的测向数据交给雷达显屏模块,经过数据处理后实时显示测向结果。本发明能有效解决远程调试和观测天线阵信号的问题,构建的虚拟时反被动测向机会更加具有工程实用性和先进性。

    虚拟时反被动测向算法的FPGA实现方法

    公开(公告)号:CN107862289A

    公开(公告)日:2018-03-30

    申请号:CN201711101686.3

    申请日:2017-11-10

    CPC classification number: G06K9/0057 G06K9/00986

    Abstract: 本发明提供的是一种虚拟时反被动测向算法的FPGA实现方法。包括A/D采集模块、DDR3数据传递模块、虚拟时反被动测向并行算法的FPGA实现模块、上位机,A/D采集模块采集一段待测的盲信号存入DDR3数据传递模块中,对所采集的盲信号进行频谱分析后,将与之对应的时延补偿点数据也存在DDR3数据传递模块中,通过寻址方式将DDR3数据传递模块的数据写入虚拟时反被动测向并行算法的FPGA实现模块进行时延补偿使信号波形对齐,将对齐的N通道天线阵元信号累加求和、取绝对值运算,把运算结果存入通过DDR3数据传递模块再上传至上位机进行能量最大值搜索,找到的最大能量值所对应的位置即为信源所在方向。

Patent Agency Ranking