-
公开(公告)号:CN115278907A
公开(公告)日:2022-11-01
申请号:CN202210704999.2
申请日:2022-06-21
Applicant: 国电南京自动化股份有限公司 , 南京国电南自电网自动化有限公司
Abstract: 本发明公开了基于优先级竞争的变电站无线数据传输装置和方法,装置包括无线通讯模块、数据处理模块和本地连接网口;无线通讯模块通信连接其他变电站无线数据传输装置和电力综合系统;本地连接网口连接本地设备;数据处理模块用于接收本地设备的上行报文并转发至无线通讯模块,同时接收无线通讯模块的下行报文并下发到本地连接网口;方法包括将本地数据通过无线通讯模块发送至外界和接收外界数据发送到本地设备。本发明实现变电站之间或变电站和电力综合系统之间的数据传输,在保证保护数据实时性的同时,完成测控、辅助监控等信号的传输。
-
公开(公告)号:CN115036894B
公开(公告)日:2025-04-15
申请号:CN202210896794.9
申请日:2022-07-28
Applicant: 国电南京自动化股份有限公司 , 南京国电南自电网自动化有限公司
Abstract: 本发明公开了一种基于FPGA的无线多端差动保护装置,FPGA处理模块分别与对时接收模块、交流插件模块、差动保护模块和无线通信模块连接,对时接收模块将接收的授时信号输出至FPGA处理模块,交流插件模块将对电压/电流交流电气量进行隔离和变换成采样模拟量后输出至FPGA处理模块,差动保护模块向FPGA处理模块发送预设的配置参数,同时获取FPGA处理模块发送的差动数据报文,无线通信模块通过以太网接口与FPGA处理模块进行通信报文交互。本发明还公开一种基于FPGA的无线多端差动保护方法。本发明提供的一种基于FPGA的无线多端差动保护方法及装置,能够很好地满足复杂组网下多端线路差动保护的需求,具有接入方便、适应性和扩展性好、施工周期短和维护便利等优点。
-
公开(公告)号:CN115036894A
公开(公告)日:2022-09-09
申请号:CN202210896794.9
申请日:2022-07-28
Applicant: 国电南京自动化股份有限公司 , 南京国电南自电网自动化有限公司
Abstract: 本发明公开了一种基于FPGA的无线多端差动保护装置,FPGA处理模块分别与对时接收模块、交流插件模块、差动保护模块和无线通信模块连接,对时接收模块将接收的授时信号输出至FPGA处理模块,交流插件模块将对电压/电流交流电气量进行隔离和变换成采样模拟量后输出至FPGA处理模块,差动保护模块向FPGA处理模块发送预设的配置参数,同时获取FPGA处理模块发送的差动数据报文,无线通信模块通过以太网接口与FPGA处理模块进行通信报文交互。本发明还公开一种基于FPGA的无线多端差动保护方法。本发明提供的一种基于FPGA的无线多端差动保护方法及装置,能够很好地满足复杂组网下多端线路差动保护的需求,具有接入方便、适应性和扩展性好、施工周期短和维护便利等优点。
-
公开(公告)号:CN118739570A
公开(公告)日:2024-10-01
申请号:CN202410779146.4
申请日:2024-06-17
Applicant: 南京国电南自电网自动化有限公司
Abstract: 本发明公开了一种基于双冗余环网和相对时标的联动同步录波方法及系统,涉及电力自动化技术领域,包括:在目标节点的数据缓存区缓存包含每个采样点的采集接入时刻的多个采样点相对时标;若目标采样点满足预设启动录波条件,则基于目标采样点相对时标和目标节点上维护的节点相对时标,生成联动报文;将联动报文沿双冗余环网发送到待联动节点;在待联动节点收到联动报文的第一位时,读取待联动节点上维护的节点相对时标,确定同步录波联动点相对时标;在待联动节点的数据缓存区内,查找待联动节点的启动同步联动录波点位置。本发明缓解了现有的换流站监控系统存在的均不具备全景录波功能和无法实现对换流站全部数据的录波的技术问题。
-
公开(公告)号:CN116846704A
公开(公告)日:2023-10-03
申请号:CN202310801894.3
申请日:2023-06-30
Applicant: 南京国电南自电网自动化有限公司
Abstract: 本发明涉及电力系统保护自动化技术领域,提供一种基于FPGA的DIO报文传输方法,包括:将DIO模件与FPGA之间通过同步总线和通信总线相连;FPGA发送同步脉冲信号,将DIO模件与FPGA的数据同步;FPGA与CPU之间通过中断处理数据,每次处理多份DIO报文;接收中断到来后,CPU通过LocalBus总线读取心跳报文和多份DIO报文进行处理;通过CPU对多份DIO报文进行比对选择后,实现DIO报文的数据传输,CPU完成开出动作。根据本发明的方案,为了实现多块DIO模件的同步,由FPGA通过同步总线下发同步信号,保证DIO模件间的同步误差,提高了DIO报文通信的时间精度。FPGA作为主通信器件,与多个DIO模件通信,并通过多份数据重传及冗余校验机制,提高DIO报文的通信可靠性,避免通信错误导致的装置误动事件。
-
公开(公告)号:CN112532421B
公开(公告)日:2023-12-22
申请号:CN202011162135.X
申请日:2020-10-27
Applicant: 南京国电南自电网自动化有限公司
IPC: H04L41/0677 , H04L41/0631 , H04L43/106 , H04L43/08 , H04B10/079
Abstract: 覆盖。可用于对现有光纤纵联保护通道的在线监本发明公开了一种基于FPGA的通道状态在 视和通道状态告警。线感知和复接单元、装置及方法,包括两个通过电力SDH通信网相连接的基于FPGA的通道状态在线感知和复接单元,所述基于FPGA的通道状态在线感知和复接单元包括接收光口、发送光口、接收电口、发送电口、主控单元,光电转发,电光转发,同步对时,在线感知和复接状态监视、报文复用发送。本发明基于FPGA透传数据报文,解析无同步要求,最大程度减少传输延时。除能识别故障现象稳定存在的通道告警,还能对通道瞬时故(56)对比文件惠杰;孙兆国;李楠;阎振坤.超高压线路光纤纵联保护通道故障分析与对策.山东电力技术.2008,(第02期),全文.
-
公开(公告)号:CN116047976A
公开(公告)日:2023-05-02
申请号:CN202310064467.1
申请日:2023-01-16
Applicant: 南京国电南自电网自动化有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种变电站辅控系统规约转换装置及转换方法,该装置包括背板模件、CPU模件及若干个COM模件,背板模件上设置有其他模件槽位固定硬件节点地址,以及设置高速总线用于连接COM模件及CPU模件,CPU模件通过第一FPGA器件与高速总线连接,实现装置的人机接口,及对装置所有端口数据的收发处理,形成与站控层协议适配的规约转换;COM模件设置支持多种类型的接口,COM模件通过第二FPGA器件与高速总线连接,用于实现所有接口的并行数据处理,且所有端口根据硬件地址分配不同的端口地址,提高规约转换装置的扩展便捷性。
-
公开(公告)号:CN111478295A
公开(公告)日:2020-07-31
申请号:CN202010251623.1
申请日:2020-04-01
Applicant: 南京国电南自电网自动化有限公司
Abstract: 本发明公开一种适用于无线线路差动保护的数据同步方法及系统,该数据同步系统包括:预处理模块,用于:获取线路电气参数,建立线路数学模型;数据发送侧模块,用于:输电线路两侧通过无线互发带序列标识的采样值报文;数据接收侧模块,用于:接收侧利用接收数据与线路数学模型获得本侧的同步数据计算值;计算值与本侧数据做时间差,对本侧数据插值同步出新的序列;根据序列对数据进行匹配同步,然后进行差动保护工作;若线路故障发生或保护装置重启则转入数据发送侧模块以重新获得同步序列,否则转入根据序列对数据进行匹配同步。本发明可以有效避开无线传输的通道延时抖动,不依赖同步源,当两侧数据同步在一个交流周期内的误差条件下,系统依然可以正常工作。
-
公开(公告)号:CN116846704B
公开(公告)日:2025-01-21
申请号:CN202310801894.3
申请日:2023-06-30
Applicant: 南京国电南自电网自动化有限公司
Abstract: 本发明涉及电力系统保护自动化技术领域,提供一种基于FPGA的DIO报文传输方法,包括:将DIO模件与FPGA之间通过同步总线和通信总线相连;FPGA发送同步脉冲信号,将DIO模件与FPGA的数据同步;FPGA与CPU之间通过中断处理数据,每次处理多份DIO报文;接收中断到来后,CPU通过LocalBus总线读取心跳报文和多份DIO报文进行处理;通过CPU对多份DIO报文进行比对选择后,实现DIO报文的数据传输,CPU完成开出动作。根据本发明的方案,为了实现多块DIO模件的同步,由FPGA通过同步总线下发同步信号,保证DIO模件间的同步误差,提高了DIO报文通信的时间精度。FPGA作为主通信器件,与多个DIO模件通信,并通过多份数据重传及冗余校验机制,提高DIO报文的通信可靠性,避免通信错误导致的装置误动事件。
-
公开(公告)号:CN118449643A
公开(公告)日:2024-08-06
申请号:CN202410530894.9
申请日:2024-04-29
Applicant: 南京国电南自电网自动化有限公司
Abstract: 本发明公开了一种基于FPGA的继电保护装置的时间管理系统和对时方法,涉及电力系统自动化技术领域,包括:CPU芯片和FPGA芯片;其中,发明FPGA芯片通过内部总线与发明CPU芯片连接;发明FPGA芯片包括SNTP对时模块、IRIG‑B对时模块和时间管理模块;发明SNTP对时模块和发明IRIG‑B对时模块均与对时源连接,且发明SNTP对时模块和发明IRIG‑B对时模块均与发明时间管理模块连接;发明时间管理模块还通过对时总线和同步总线与发明CPU芯片连接。本发明缓解了传统继电保护装置利用CPU实现SNTP对时的方案存在的对时精度低的技术问题。
-
-
-
-
-
-
-
-
-