-
公开(公告)号:CN114627815B
公开(公告)日:2023-07-07
申请号:CN202111490362.X
申请日:2021-12-08
Applicant: 夏普株式会社
IPC: G09G3/3225 , G09G3/3258
Abstract: 一种用于显示设备的增强型像素电路提供分开的补偿阶段和数据编程阶段以允许编程时间最小化。通过使用被配置为相对于第一驱动晶体管的源极跟随器的第二驱动晶体管将驱动晶体管与电源隔离来解决电压源的变化。加入了导通偏置应力晶体管,其可以在导通偏置应力操作期间将第一驱动晶体管电连接到电源。在此操作期间,施加电压应力以消除与驱动晶体管相关联的迟滞效应。导通偏置应力操作可以作为刷新操作的一部分来执行,在刷新操作期间将数据电压编程到像素电路,或者作为低频操作的一部分来执行,在低频操作期间保持先前编程的数据电压以降低功耗。
-
公开(公告)号:CN110364120B
公开(公告)日:2022-04-22
申请号:CN201910222119.6
申请日:2019-03-22
Applicant: 夏普株式会社
IPC: G09G3/3233 , G09G3/32
Abstract: 一种显示装置用像素电路包括:驱动晶体管,根据施加到其栅极的电压来控制到发光装置的电流量;第二晶体管,连接到驱动晶体管栅极和第二端子,当处于导通状态时,使驱动晶体管变为二极管连接,使其栅极和第二端子经第二晶体管连接;发光装置,在第一节点连接到驱动晶体管第三端子并在第二节点连接到第一电压源;第三晶体管,连接到第一节点,将数据电压连接到第一节点;第四晶体管,连接在第二端子与第二电压源间;和至少一个电容器,具有连接到驱动晶体管栅极的第一板和可连接到参考信号的第二板。像素电路可在发光阶段前的阶段操作,该阶段包括将使发光装置两端的电压低于发光装置阈值电压的数据电压施加到第一节点和驱动晶体管第三端子。
-
公开(公告)号:CN110322841B
公开(公告)日:2021-12-10
申请号:CN201910231607.3
申请日:2019-03-26
Applicant: 夏普株式会社
IPC: G09G3/3258 , G09G3/3233 , G09G3/3291 , G09G3/32
Abstract: 显示装置用像素电路包括:驱动晶体管,根据施加到其栅极的电压来控制至发光器件的电流量;第二晶体管,连接到栅极和第二端子,当处于导通状态时,驱动晶体管变为二极管连接,使其栅极和第二端子经第二晶体管连接;发光器件,在第一节点连接到第二端子且在第二节点连接到第一电压源;第三晶体管,连接在初始化电压源和第一节点间,节点N1为第二端子、第一节点和第三晶体管的连接点;和至少一个电容器,具有连接到栅极的第一板和可连接到参考电压源的第二板。像素电路可在初始化阶段操作以初始化电路电压,在补偿阶段操作以补偿驱动晶体管特性变化,在编程阶段中操作以将灰度值编程到像素电路并在发光器件发出对应于灰度值的光的发光阶段中操作。
-
公开(公告)号:CN113112954B
公开(公告)日:2023-12-19
申请号:CN202110012839.7
申请日:2021-01-06
Applicant: 夏普株式会社
Inventor: 陆彤 , M·J·布朗洛 , 蒂姆·米迦勒·斯米顿
IPC: G09G3/3208 , G09G3/3225
Abstract: 一种用于显示设备的像素电路,最小化一个水平时间,同时保持对驱动晶体管的阈值电压的精确补偿,并进一步考虑电压电源的任何变化。像素电路包括第一驱动晶体管,被配置为根据施加到第一驱动晶体管的栅极和第一端子的电压来控制在发光阶段期间流向发光器件的电流量;以及第二驱动晶体管,被配置为源极跟随器,其中第二驱动晶体管的第一端子连接到第一电源线,并且第二驱动晶体管的第二端子连接到第一驱动晶体管的第一端子。第一驱动晶体管是p型或n型晶体管中的一种,并且第二驱动晶体管是p型或n型晶体管中的另一种。发光器件在发光阶段在第一端子处电连接到第一驱动晶体管的第二端子,并且在第二端子处电连接到第二电源线。
-
公开(公告)号:CN114627815A
公开(公告)日:2022-06-14
申请号:CN202111490362.X
申请日:2021-12-08
Applicant: 夏普株式会社
IPC: G09G3/3225 , G09G3/3258
Abstract: 一种用于显示设备的增强型像素电路提供分开的补偿阶段和数据编程阶段以允许编程时间最小化。通过使用被配置为相对于第一驱动晶体管的源极跟随器的第二驱动晶体管将驱动晶体管与电源隔离来解决电压源的变化。加入了导通偏置应力晶体管,其可以在导通偏置应力操作期间将第一驱动晶体管电连接到电源。在此操作期间,施加电压应力以消除与驱动晶体管相关联的迟滞效应。导通偏置应力操作可以作为刷新操作的一部分来执行,在刷新操作期间将数据电压编程到像素电路,或者作为低频操作的一部分来执行,在低频操作期间保持先前编程的数据电压以降低功耗。
-
公开(公告)号:CN110299108B
公开(公告)日:2022-05-27
申请号:CN201910221287.3
申请日:2019-03-22
Applicant: 夏普株式会社
IPC: G09G3/3233
Abstract: 一种显示装置用像素电路包括:驱动晶体管,根据施加到驱动晶体管栅极的电压控制在发光阶段到发光装置的电流量;第二晶体管,连接到驱动晶体管栅极,在组合编程和补偿阶段处于导通状态,在发光阶段处于截止状态,当处于导通状态时驱动晶体管变为二极管连接,使得驱动晶体管栅极和第二端子通过第二晶体管连接;第三晶体管,连接到驱动晶体管第二端子,在组合编程和补偿阶段处于导通状态以允许经驱动晶体管施加参考电流,在发光阶段处于截止状态以移除参考电流;以及电容器,具有连接到驱动晶体管栅极的第一板和在组合编程和补偿阶段可连接到数据电压的第二板。在组合编程和补偿阶段通过施加参考电流来补偿驱动晶体管阈值电压和/或载流子迁移率。
-
公开(公告)号:CN110299108A
公开(公告)日:2019-10-01
申请号:CN201910221287.3
申请日:2019-03-22
Applicant: 夏普株式会社
IPC: G09G3/3233
Abstract: 一种显示装置用像素电路包括:驱动晶体管,根据施加到驱动晶体管栅极的电压控制在发光阶段到发光装置的电流量;第二晶体管,连接到驱动晶体管栅极,在组合编程和补偿阶段处于导通状态,在发光阶段处于截止状态,当处于导通状态时驱动晶体管变为二极管连接,使得驱动晶体管栅极和第二端子通过第二晶体管连接;第三晶体管,连接到驱动晶体管第二端子,在组合编程和补偿阶段处于导通状态以允许经驱动晶体管施加参考电流,在发光阶段处于截止状态以移除参考电流;以及电容器,具有连接到驱动晶体管栅极的第一板和在组合编程和补偿阶段可连接到数据电压的第二板。在组合编程和补偿阶段通过施加参考电流来补偿驱动晶体管阈值电压和/或载流子迁移率。
-
公开(公告)号:CN111951726B
公开(公告)日:2022-06-07
申请号:CN202010403808.X
申请日:2020-05-13
Applicant: 夏普株式会社
IPC: G09G3/3208 , G09G3/3233
Abstract: 一种用于显示设备的像素电路,在补偿阶段、编程阶段和发光阶段可操作。该像素电路包括驱动晶体管,配置成根据施加到驱动晶体管的栅极的电压来控制发光阶段至发光器件的电流量;第一电容器,具有连接到驱动晶体管的栅极的第一板及连接到驱动晶体管的第一端子的第二板,在发光阶段第二板还连接到第一电源;发光器件,在发光阶段在其第一端子处连接到驱动晶体管的第二端子及在其第二端子处连接到第二电源;第二组晶体管,连接在驱动晶体管的栅极和数据电压输入线之间,第二组晶体管包括三个晶体管,以在数据电压输入线和驱动晶体管的栅极之间提供三栅极连接;及第三组晶体管,连接在参考电压输入线与位于第二组晶体管中相邻晶体管之间的节点之间。
-
公开(公告)号:CN110335566A
公开(公告)日:2019-10-15
申请号:CN201910237912.3
申请日:2019-03-27
Applicant: 夏普株式会社
IPC: G09G3/3258 , G09G3/32 , G09G3/00
Abstract: 显示系统包括:包括多个像素电路的显示面板;和位于显示面板外部的测量和数据处理单元。每个像素电路包括:发光器件,其具有与第一电压源连接的第一端子和与第一端子相对的第二端子;第一晶体管,其连接在来自测量和数据处理单元的数据电压供给线和发光器件的第二端子之间;和第二晶体管,其连接在发光器件的第二端子和至测量和数据处理单元的采样线之间。测量和数据处理单元通过采样线对发光器件的第二端子处的测得电压进行采样,基于测得电压对发光器件输出数据电压以补偿发光器件的特性的变化。每个像素电路还可以包括连接在发光器件的第二端子和第二电压源之间的储能电容器,其中当数据电压与像素电路断开时,储能电容器通过发光器件放电。
-
公开(公告)号:CN114255706B
公开(公告)日:2024-06-11
申请号:CN202111056187.3
申请日:2021-09-09
Applicant: 夏普株式会社
IPC: G09G3/3258
Abstract: 一种驱动发光器件的像素电路,其采用二极管连接补偿方案,所述方案补偿二极管连接开关的阈值变化,所述二极管连接开关在阈值补偿阶段连接所述驱动晶体管。所述像素电路操作以降低所述二极管连接开关的阈值电压变化的影响以提高亮度均匀性和图像质量。除了用于数据编程的存储电容器之外,所述像素电路还包括两个补偿电容器,用以通过所述二极管连接开关控制再平衡电流的流量和幅度,从而消除所述二极管连接开关的阈值电压变化引起的电荷过剩或不足,所述阈值电压变化由所述开关的栅极节点和所述存储电容器之间的电容耦合引起。因此,所述电路配置采用三电容器结构来显著提高补偿性能和可靠性。
-
-
-
-
-
-
-
-
-