-
公开(公告)号:CN108134597A
公开(公告)日:2018-06-08
申请号:CN201810015566.X
申请日:2018-01-08
Applicant: 安徽大学
IPC: H03K19/003 , H03K19/0185
Abstract: 本发明提供一种三个内部节点翻转完全免疫的锁存器,通过八对PN晶体管对构建一个存储模块,实现可靠的数据存储反馈环,再将该存储模块反馈至四输入C单元,不但实现了对双节点翻转的完全容忍,而且实现了三个内部节点翻转的完全容忍(免疫)功能。另一方面,由于使用了较少数目的晶体管和高速通路技术并在输出级插入传输门从而避免电流竞争,降低了电路面积开销、延时开销和功耗开销。本发明能够有效适用于高可靠性需求的集成电路与系统,可广泛应用于航天航空等对锁存器可靠性和开销要求较高的领域。
-
公开(公告)号:CN108134597B
公开(公告)日:2021-05-25
申请号:CN201810015566.X
申请日:2018-01-08
Applicant: 安徽大学
IPC: H03K19/003 , H03K19/0185
Abstract: 本发明提供一种三个内部节点翻转完全免疫的锁存器,通过八对PN晶体管对构建一个存储模块,实现可靠的数据存储反馈环,再将该存储模块反馈至四输入C单元,不但实现了对双节点翻转的完全容忍,而且实现了三个内部节点翻转的完全容忍(免疫)功能。另一方面,由于使用了较少数目的晶体管和高速通路技术并在输出级插入传输门从而避免电流竞争,降低了电路面积开销、延时开销和功耗开销。本发明能够有效适用于高可靠性需求的集成电路与系统,可广泛应用于航天航空等对锁存器可靠性和开销要求较高的领域。
-
公开(公告)号:CN107231213A
公开(公告)日:2017-10-03
申请号:CN201710345847.7
申请日:2017-08-20
Applicant: 安徽大学
IPC: H04L1/00
Abstract: CRC‑32算法在USB3.0数据包中的实现方法。现有并行查表CRC算法中CRC校验的运算速度低。本发明CRC‑32算法在USB3.0数据包中的实现方法通过以下步骤实现:确定USB中的CRC校验规则与USB3.0数据包结构;确定USB3.0协议中CRC‑32校验生成的多项式;以CRC串行比特算法为基础来推导递推并行CRC‑32算法;使用Verilog硬件编程语言验证递推并行CRC‑32算法的正确性。与现有查表并行CRC算法相比节省了存储余数表的空间,省略了查表时间,提高了运算速度,克服了串行算法数据吞吐率低的不足,提高了运行效率。
-
公开(公告)号:CN106022376A
公开(公告)日:2016-10-12
申请号:CN201610338508.1
申请日:2016-05-18
Applicant: 安徽大学
IPC: G06K9/62
CPC classification number: G06K9/6269 , G06K9/6256
Abstract: 本发明公开了一种基于结构化SVM的不平衡评估准则的直接优化算法,其特征是按如下步骤进行:1、选定数据集,并对数据集中的所有训练样本进行先正后负排序;2、定义基于结构化SVM框架的目标函数;3、根据所述损失函数分别定义面向不平衡评估准则的损失函数以及关联函数ψ(x,y);4、初始化所述权衡参数C和错误允许值ε;5、利用割平面算法对所述目标函数进行迭代求解,得到基于机构化SVM框架的目标函数。本发明提高了少数类的分类精度,能应用于不平衡数据的分类。
-
-
-