-
公开(公告)号:CN104467861A
公开(公告)日:2015-03-25
申请号:CN201410437171.0
申请日:2014-08-29
Applicant: 富士通半导体股份有限公司
Inventor: 扬·朱索·德迪克 , 加文·兰伯特斯·艾伦 , 绍尔·达齐
IPC: H03M1/66 , H03K17/687
CPC classification number: H03M1/0624 , H03K3/012 , H03K17/063 , H03K17/162 , H03K17/693 , H03M1/12 , H03M1/66
Abstract: 本公开涉及一种开关电路。根据本公开的开关电路包括:主开关,具有控制端子;以及时钟路径部分,连接到主开关的控制端子以向其施加驱动时钟信号以便驱动主开关,其中该电路被配置成向时钟路径部分可控地施加偏置电压以便对施加到主开关的控制端子的驱动时钟信号的电压电平进行偏置。
-
公开(公告)号:CN104467839A
公开(公告)日:2015-03-25
申请号:CN201410440536.5
申请日:2014-09-01
Applicant: 富士通半导体股份有限公司
Inventor: 扬·朱索·德迪克 , 大卫·蒂莫西·恩赖特
IPC: H03M1/02
CPC classification number: H03H11/22 , G06F1/10 , H01F2017/0073 , H01L28/10 , H03K5/1506
Abstract: 一种集成电路,包括电感器布置,该布置包括:四个电感器,相邻地位于一组中并且被布置成限定两行和两列,其中:集成电路被配置为使得这四个传感器中的在该布置中彼此斜对的两个电感器产生具有第一相位的电磁场,并且使得这四个电感器中的其他两个电感器产生具有第二相位的电磁场,第一相位和第二相位基本上反相。
-
公开(公告)号:CN104467855A
公开(公告)日:2015-03-25
申请号:CN201410437686.0
申请日:2014-08-29
Applicant: 富士通半导体股份有限公司
IPC: H03M1/38
CPC classification number: H03M1/002 , H03M1/1215 , H03M1/125 , H03M1/38 , H03M1/462
Abstract: 公开了一种混合信号电路,该电路包括:ADC单元的阵列,被配置为以时间交织方式进行操作,并且每个ADC单元可在一系列时间窗中的每个时间窗内进行操作以将模拟输入值转换成对应的数字输出值,每个转换包括子转换操作的序列,序列的每个相继的子转换操作是通过在前的子转换操作的完成来触发的;以及控制器,其中:至少一个ADC单元可进行操作以用作报告ADC单元,并且针对一个或更多个被监视的所述转换中的每一个,指示子转换操作中的特定的子转换操作在所涉及的时间窗期间是否完成,并且控制器可操作用于考虑至少一个这样的指示并且根据该被考虑的指示或每个被考虑的指示来控制电路。
-
公开(公告)号:CN104467862A
公开(公告)日:2015-03-25
申请号:CN201410437874.3
申请日:2014-08-29
Applicant: 富士通半导体股份有限公司
Inventor: 扬·朱索·德迪克 , 绍尔·达齐 , 加文·兰伯特斯·艾伦
CPC classification number: H03K17/145 , H03K17/162 , H03K17/302 , H03M1/0617 , H03M1/662 , H03M1/687 , H03M1/745 , H03M1/747
Abstract: 本公开涉及一种用在数模转换器中的开关电路。根据本公开的开关电路包括:公共节点;第一和第二输出节点;以及多个开关,连接在公共节点与第一和第二输出节点之间并且能够基于输入数据在一系列时钟周期中的每个时钟周期中操作,以沿多个路径中的一个给定路径将公共节点传导地连接到第一或第二输出节点,其中该电路被布置成使得沿从公共节点到第一或第二输出节点的每个所述路径串联设置数据控制开关和时钟控制开关。
-
-
-