升压型DC-DC变换器及其控制方法

    公开(公告)号:CN100530916C

    公开(公告)日:2009-08-19

    申请号:CN200610057073.X

    申请日:2006-03-17

    Abstract: 本发明提供了升压型DC-DC变换器及其控制方法。DC-DC变换器能在低输入电压状态中启动并被构造而不增加电路尺寸。背栅电压(Vsb)从背栅电压生成电路(VBGN)输出并输入到晶体管(FET1)的背栅。在输出电压(Vout)低于参考电压(e0)的时段,振荡信号(OS1)输入到晶体管(FET1)的栅极,背栅电压(Vsb)设置在接地电压。因此晶体管(FET1)具有参考阈值电压(Vto)。而在输出电压(Vout)高于参考电压(e0)的时段,脉冲信号(PS)输入到晶体管(FET1)的栅极,背栅电压(Vsb)设置在电荷泵部分(5)的输出电压。因此晶体管(FET1)具有比参考阈值电压(Vto)高的阈值电压。

    同步整流型电源单元及其控制电路和控制方法

    公开(公告)号:CN101154892B

    公开(公告)日:2010-06-23

    申请号:CN200710151585.7

    申请日:2007-09-28

    CPC classification number: H02M3/1588 Y02B70/1466

    Abstract: 控制电路包括:检测部分COMP1,用于当所述主开关器件FET关断时检测在连接点P的第一信号FR的状态转变,所述第一信号对应于流过反并联二极管D的电流以恒定周期改变;以及相差调整部分30、40,用于通过对应于在由所述检测部分COMP1检测的第一信号FR的相位和根据一个周期之前的第一信号而产生的第二信号FP的相位之间的相差而调整第二信号FP的输出定时,从而调整相差,所述整流开关器件FET2对应于其输出定时被所述相差调整部分30调整的第二信号FP而导通。

    直流-直流变换器和用于直流-直流变换器的控制器

    公开(公告)号:CN101656477A

    公开(公告)日:2010-02-24

    申请号:CN200910159034.4

    申请日:2007-05-10

    Inventor: 长谷川守仁

    CPC classification number: H02M1/38 H02M3/1588 H03K2017/307 Y02B70/1466

    Abstract: 本发明公开了直流—直流变换器和用于直流—直流变换器的控制器。本发明公开了一种用于防止直通电流导致理想二极管误操作的DC-DC变换器。用于接收输入电压的第一晶体管与理想二极管相连,该理想二极管包括第二晶体管和比较器,该比较器用于检测流经第二晶体管的电流并且产生检测信号。控制电路产生用于导通和关断所述第一晶体管的开关信号,以保持输出电压为恒值。脉冲发生电路产生脉冲信号用于在所述第一晶体管导通之前关断所述第二晶体管,并且在从所述第一晶体管导通之时起的一预定时间段内保持所述第二晶体管关断。错误操作防止电路产生控制信号,该控制信号用于从所述第二晶体管关断之时到所述第一晶体管导通之时保持所述第二晶体管关断。

    用于DC-DC转换器的控制电路和控制方法

    公开(公告)号:CN100511941C

    公开(公告)日:2009-07-08

    申请号:CN200610067019.3

    申请日:2006-03-31

    Inventor: 长谷川守仁

    CPC classification number: H02M3/1588 Y02B70/1466

    Abstract: 本发明的目的是提供一种用于电流模式控制类型DC-DC转换器的控制电路和控制方法,使该转换器即使在占空比不小于50%时也能够防止分谐波振荡,并且能够防止开关频率随输入电压波动。当高电平输出信号Vo1被输入到触发器FF的复位输入端R时,晶体管FET1截止。相位比较器FC根据延迟信号FP和参考时钟信号FR之间的相位差输出比较结果信号CONT。延迟电路DLY从晶体管FET1截止起经过根据比较结果信号CONT调节的延时DT后输出高电平延迟信号FP。晶体管FET1根据高电平延迟信号FP的输入而导通。

    PLL电路的Σ△调制器
    5.
    发明授权

    公开(公告)号:CN100571040C

    公开(公告)日:2009-12-16

    申请号:CN200380110475.6

    申请日:2003-11-28

    Inventor: 长谷川守仁

    CPC classification number: H03M7/3011 H03L7/1976 H03M7/3022

    Abstract: 本发明是一种生成将PLL电路的比较分频器的分频比进行调制的调制信号的∑Δ调制器。多个串联连接的积分器(9a~9c)将输入信号F进行累计,同时,当累加值超过规定值时,输出溢出信号OF1~OF3。微分器(10a~10e)转送各积分器(9a~9c)的溢出信号OF1~OF3。加法器(11)对从微分器输出的输出信号(a~f)乘以规定的系数,将该乘法值相加。在末级的积分器(9c)与其前级的积分器(9b)之间,连接与各积分器的时钟信号(f p)的分频信号同步地转送累加值的控制电路(12)。通过设置控制电路(12),能够不减少次数而减少调制信号的调制幅度。

    用于DC-DC变换器的控制电路和控制方法

    公开(公告)号:CN100461595C

    公开(公告)日:2009-02-11

    申请号:CN200610057072.5

    申请日:2006-03-17

    Inventor: 长谷川守仁

    CPC classification number: H02M3/158 H02M2001/008 Y10T307/406 Y10T307/469

    Abstract: 公开了用于DC-DC变换器的控制电路和控制方法,其可防止生成相关开关频率间的差引起的可闻噪声和输入电源脉动电压增加。相位比较器(FC)输出与输出信号(FP2)和延迟信号(FR1)间相位差相应的比较结果信号(CONT)。延迟电路(DLY2)执行与比较结果信号(CONT)相应地调整滞后时间量的反馈控制。延迟电路(DLY2)从输出信号(SQB2)下降沿被输入时起经过规定滞后时间量后输出延迟信号(FR2)。在经过规定时间量后的时刻(t16)获得时间延迟(DT2b),使延迟信号(FR1)周期(TT1)与输出信号(FP2)周期(TT2b)一致,且延迟信号(FR1)和输出信号(FP2)间的相位差为零。

    直流-直流变换器及其控制电路和控制方法

    公开(公告)号:CN100574074C

    公开(公告)日:2009-12-23

    申请号:CN200610082922.7

    申请日:2006-06-19

    CPC classification number: H02M3/156 H02M3/33561 H02M2001/008 Y10T307/414

    Abstract: 本发明公开了DC-DC变换器控制电路、DC-DC变换器,以及DC-DC变换器控制方法。本发明的一个目的是提供一种DC-DC变换器控制电路,即使当彼此独立地控制DC-DC变换器的多个输出电压时,该电路也可以维持已在输出电压中建立的电压预定关系。用来控制高电位背栅电压的第一参考电压和用来控制电源电压的第二参考电压被动态地控制为彼此独立地变化。电源电压被施加到第二差分输入放大器的反相输入端。第二参考电压被施加到第二差分输入放大器的第一非反相输入端,并且第一DC-DC变换器的第一参考电压被施加到其第二非反相输入端。第二差分输入放大器对被施加到其两个非反相输入端的所述第一和第二参考电压中的较低者与被施加到其反相输入端的电源电压之间的差进行放大。

    直流-直流变换器及其控制方法和开关稳压器及其控制方法

    公开(公告)号:CN100530917C

    公开(公告)日:2009-08-19

    申请号:CN200610057674.0

    申请日:2006-02-24

    Abstract: 本发明提供了一种能够降低功耗的差分输出DC-DC变换器。差分输出DC-DC变换器(1)包括连接到负载两端的输出端子(VP,VM),以及用于传递源电流的开关稳压器(10)。其还包括第三晶体管(FET3)、扼流线圈(L2),以及用于沿流动方向对阱电流进行整流的第四晶体管(FET4),差分输出DC-DC变换器(1)还包括第二稳压器,其用于允许阱电流的流动,并将高于接地点(GND)电压且低于高电压侧输出端子(VP)电压的电压发送到低电压侧输出端子(VM)。

    PLL电路的∑△调制器
    9.
    发明授权

    公开(公告)号:CN100521542C

    公开(公告)日:2009-07-29

    申请号:CN02829558.7

    申请日:2002-12-26

    Inventor: 长谷川守仁

    Abstract: 本发明提供一种PLL电路的∑Δ调制器,其生成调制PLL电路的比较分频器的分频比的调制信号。多个串联连接的积分器(9a~9c)累计输入信号F,并在累计值超过规定值时输出溢出信号OF1~OF3。微分器(10a~10f)转发各积分器(9a~9c)的溢出信号OF1~OF3。加法器(51)将从微分器输出的输出信号(a~f)乘以规定系数,并对该乘法值进行加法运算。将加法器(51)的规定系数的绝对值被设定成小于规定值。通过该设定,调制信号的调制宽度减小。

    DC-DC变换器及其控制单元和方法

    公开(公告)号:CN100514813C

    公开(公告)日:2009-07-15

    申请号:CN200610008348.0

    申请日:2006-02-17

    Abstract: 提供了一种DC-DC变换器和用于控制DC-DC变换器的方法。DC-DC变换器(20,40)可应用于宽的输入电压范围。误差放大器(31)比较通过利用多个电阻器(R1,R2)对输出电压(Vout)分压而产生的分压(V1)和参考电压(Vr)以产生误差信号(Vop)。电压源(e2)通过偏移误差信号而产生偏移信号(V2,SS2)。PWM比较器(32)比较偏移信号和三角波信号(SS)以产生用于以对应于比较结果的占空比来控制第一输出晶体管(T1)和第二晶体管(T2)的激活和去除激活的驱动信号(DH,DL)。偏移控制器(34)确定输出电压和输入电压(Vin)间的比率,并且根据确定结果控制电压源的偏移电压(Vf)。

Patent Agency Ranking