-
公开(公告)号:CN1283045C
公开(公告)日:2006-11-01
申请号:CN03156073.3
申请日:2003-08-29
Applicant: 富士通株式会社
CPC classification number: H04N21/43632 , H04N21/4305 , H04N21/4344 , H04N21/440218
Abstract: 一种数据编码/解码设备包括解码器,该解码器对采用第一格式形成并实时输入的编码流进行解码,以生成视频数据和声频数据。视频输出存储器存储来自解码器的视频数据。声频输出存储器存储来自解码器的声频数据。视频输入存储器设置成当对编码流进行代码转换以生成采用第二格式形成的第二流时,通过第一数据路径与解码器连接。声频输入存储器设置成当进行代码转换时,通过第二数据路径与解码器连接。编码器对来自视频输入存储器的视频数据和来自声频输入存储器的声频数据进行编码,以生成第二流。
-
公开(公告)号:CN101127019A
公开(公告)日:2008-02-20
申请号:CN200610173236.0
申请日:2006-12-30
Applicant: 富士通株式会社
CPC classification number: G06F13/4018
Abstract: 本发明提供了一种半导体器件和总线连接方法。第一内部资源具有第一寄存器,第一寄存器可经由内部总线从外部总线被访问,并且具有与内部总线的数据宽度相同的数据宽度,其中内部总线的数据宽度大于外部总线的数据宽度。第二内部资源具有第二寄存器,第二寄存器具有与外部总线的数据宽度相同的数据宽度,并且可经由内部总线从外部总线被访问。总线接口电路实现外部总线和内部总线之间的数据传输操作。总线接口电路包括写缓冲器和读缓冲器,写缓冲器和读缓冲器具有与外部总线的数据宽度相同的数据宽度并且可从外部总线被访问。
-
公开(公告)号:CN1485989A
公开(公告)日:2004-03-31
申请号:CN03156073.3
申请日:2003-08-29
Applicant: 富士通株式会社
CPC classification number: H04N21/43632 , H04N21/4305 , H04N21/4344 , H04N21/440218
Abstract: 一种数据编码/解码设备包括解码器,该解码器对采用第一格式形成并实时输入的编码流进行解码,以生成视频数据和声频数据。视频输出存储器存储来自解码器的视频数据。声频输出存储器存储来自解码器的声频数据。视频输入存储器设置成当对编码流进行代码转换以生成采用第二格式形成的第二流时,通过第一数据路径与解码器连接。声频输入存储器设置成当进行代码转换时,通过第二数据路径与解码器连接。编码器对来自视频输入存储器的视频数据和来自声频输入存储器的声频数据进行编码,以生成第二流。
-
-