-
公开(公告)号:CN102113206B
公开(公告)日:2014-06-25
申请号:CN200980130102.2
申请日:2009-06-30
Applicant: 意法爱立信有限公司
Inventor: 内纳德·帕夫洛维茨 , 马内尔·科拉多斯·阿森西奥 , 何新 , 扬·范辛德恩
Abstract: 用于校准时间-数字转换器的校准数据可以通过对时间-数字转换器的馈给电路(20)在正常工作模式和校准模式之间切换来获取。延时电路(22)具有延时电路输入端和多个管脚,这些管脚分别输出来自延时电路输入端的信号的不同延时版本。采样寄存器(24)的数据输入端耦接到管脚并响应于时钟输入端的有效变换来对来自数据输入端的数据进行采样。当处于正常工作模式时,馈给电路(20)向延时电路输入端提供振荡器电路(10)的振荡器信号,并向采样寄存器(24)的时钟输入端提供参考信号。当处于校准模式时,馈给电路(20)向延时电路输入端和时钟输入端提供其变换定时受振荡器信号控制的信号。馈给电路(20)用来选择振荡器信号的变换,使得所选择的变换控制时钟电路处的第一有效变换的定时发生在延时电路输入端处的转换之后。控制电路(28)用来切换馈给电路在正常工作模式与校准模式下工作,从而在校准模式下,控制馈给电路(20)选择多个不同的变换以控制第一有效变换的定时。控制电路从采样寄存器(24)中读取对应每个选择结果数据,并由这些数据来确定针对振荡器信号的校准数据。
-
公开(公告)号:CN102113205B
公开(公告)日:2014-04-23
申请号:CN200980130089.0
申请日:2009-07-01
Applicant: 意法爱立信有限公司
Inventor: 何新 , 扬·范辛德恩 , 马内尔·科拉多斯·阿森西奥 , 内纳德·帕夫洛维茨
IPC: H03C5/00
CPC classification number: H03C5/00
Abstract: 本申请涉及一种包括输出级和采样级的数字调制器,其中该输出级包括多个单位晶格阵列。本申请还涉及一种包括所述数字调制器的通信设备、一种用于进行数字调制的方法以及一种计算机程序产品。具体来说,该数字调制器包括输出级,该输出级包括多个单位晶格阵列,其中该输出级包括被配置成接收载波频率信号的至少一个载波频率信号输入端子。该数字调制器包括可以连接到输出级的采样级,其中该采样级被配置成对至少一个数据输入信号进行过采样。该数字调制器包括至少一个采样时钟生成设备,其被配置成根据所设置的单位晶格阵列的数目以及载波频率信号生成至少一个采样时钟信号。
-
公开(公告)号:CN102113206A
公开(公告)日:2011-06-29
申请号:CN200980130102.2
申请日:2009-06-30
Applicant: 意法爱立信有限公司
Inventor: 内纳德·帕夫洛维茨 , 马内尔·科拉多斯·阿森西奥 , 何新 , 扬·范辛德恩
Abstract: 用于校准时间-数字转换器的校准数据可以通过对时间-数字转换器的馈给电路(20)在正常工作模式和校准模式之间切换来获取。延时电路(22)具有延时电路输入端和多个管脚,这些管脚分别输出来自延时电路输入端的信号的不同延时版本。采样寄存器(24)的数据输入端耦接到管脚并响应于时钟输入端的有效变换来对来自数据输入端的数据进行采样。当处于正常工作模式时,馈给电路(20)向延时电路输入端提供振荡器电路(10)的振荡器信号,并向采样寄存器(24)的时钟输入端提供参考信号。当处于校准模式时,馈给电路(20)向延时电路输入端和时钟输入端提供其变换定时受振荡器信号控制的信号。馈给电路(20)用来选择振荡器信号的变换,使得所选择的变换控制时钟电路处的第一有效变换的定时发生在延时电路输入端处的转换之后。控制电路(28)用来切换馈给电路在正常工作模式与校准模式下工作,从而在校准模式下,控制馈给电路(20)选择多个不同的变换以控制第一有效变换的定时。控制电路从采样寄存器(24)中读取对应每个选择结果数据,并由这些数据来确定针对振荡器信号的校准数据。
-
公开(公告)号:CN102113205A
公开(公告)日:2011-06-29
申请号:CN200980130089.0
申请日:2009-07-01
Applicant: 意法爱立信有限公司
Inventor: 马内尔·科拉多斯·阿森西奥 , 何新 , 内纳德·帕夫洛维茨 , 扬·范辛德恩
IPC: H03C5/00
CPC classification number: H03C5/00
Abstract: 本申请涉及一种包括输出级和采样级的数字调制器,其中该输出级包括多个单位晶格阵列。本申请还涉及一种包括所述数字调制器的通信设备、一种用于进行数字调制的方法以及一种计算机程序产品。具体来说,该数字调制器包括输出级,该输出级包括多个单位晶格阵列,其中该输出级包括被配置成接收载波频率信号的至少一个载波频率信号输入端子。该数字调制器包括可以连接到输出级的采样级,其中该采样级被配置成对至少一个数据输入信号进行过采样。该数字调制器包括至少一个采样时钟生成设备,其被配置成根据所设置的单位晶格阵列的数目以及载波频率信号生成至少一个采样时钟信号。
-
-
-