一种同步整流型转换器的死区时间调整装置

    公开(公告)号:CN101630953A

    公开(公告)日:2010-01-20

    申请号:CN200910032618.5

    申请日:2009-06-29

    Abstract: 一种同步整流型转换器的死区时间调整装置,可应用于电源管理、D类音频功率放大器等芯片之中,包括控制逻辑,PMOS管、NMOS管与电阻,其特征在于:所述控制逻辑与NMOS管连接,所述PMOS管与电阻连接,NMOS管与电阻连接,并且PMOS管与电阻连接是否接入所述死区时间调整,NMOS管与电阻连接是否接入所述死区时间调整,控制逻辑与NMOS管连接是否接入所述死区时间调整,以控制死区时间。本发明提供了一种高效、低功耗,节能环保的死区时间调整的实现方法,对各种干扰影响适应性强,能够广泛地运用在电源管理、D类音频功率放大器等芯片之中。

    一种同步整流型转换器的死区时间调整装置

    公开(公告)号:CN101630953B

    公开(公告)日:2011-08-03

    申请号:CN200910032618.5

    申请日:2009-06-29

    Abstract: 一种同步整流型转换器的死区时间调整装置,可应用于电源管理、D类音频功率放大器等芯片之中,包括控制逻辑,PMOS管、NMOS管与电阻,其特征在于:所述控制逻辑与NMOS管连接,所述PMOS管与电阻连接,NMOS管与电阻连接,并且PMOS管与电阻连接是否接入所述死区时间调整,NMOS管与电阻连接是否接入所述死区时间调整,控制逻辑与NMOS管连接是否接入所述死区时间调整,以控制死区时间。本发明提供了一种高效、低功耗,节能环保的死区时间调整的实现方法,对各种干扰影响适应性强,能够广泛地运用在电源管理、D类音频功率放大器等芯片之中。

    一种降压型电路的管脚布局

    公开(公告)号:CN201413822Y

    公开(公告)日:2010-02-24

    申请号:CN200920042082.0

    申请日:2009-04-03

    CPC classification number: H01L24/06 H01L2224/05553 H01L2924/14 H01L2924/00

    Abstract: 降压型电路的管脚布局是针对输入电压范围在2.5V~5.5V,输出最大电流为700mA的降压型DC/DC转换器的管脚设计。此电路包括14个压焊点,降压型电路的管脚布局,该电路包括14个压焊点,分别是使能控制引脚(EN)、连接至电感器的开关引脚(SW)、第一反馈引脚(VFB1)、第二反馈引脚(VFB2)、第一接地引脚(GND1)、第二接地引脚(GND2)、第三接地引脚(GND3)、第一供电引脚(VIN1)、第二供电引脚(VIN2)、第一烧熔丝引脚(T1)、第二烧熔丝引脚(T2)、第三烧熔丝引脚(T3)、第四烧熔丝引脚(T4)、第五烧熔丝引脚(T5);可以有两种管脚排列顺序封装,兼容两种产品。这样可以使一款产品的销量大幅度增加,同时避免了重复开发,降低了生产成本。

Patent Agency Ranking