声音信号缩混方法、声音信号编码方法、声音信号缩混装置、声音信号编码装置、程序及记录介质

    公开(公告)号:CN115280411A

    公开(公告)日:2022-11-01

    申请号:CN202080098232.9

    申请日:2020-11-04

    Abstract: 声音信号缩混装置是得到将左声道输入声音信号和右声道输入声音信号混合而成的信号即缩混信号的声音信号缩混装置,其具备:左右关系信息取得部185,得到先行声道信息和左右相关系数,该先行声道信息是表示左声道输入声音信号和右声道输入声音信号中的哪一个先行的信息,该左右相关系数是左声道输入声音信号和右声道输入声音信号的相关系数;以及缩混部112,根据先行声道信息和左右相关系数,对左声道输入声音信号和右声道输入声音信号进行加权平均而得到缩混信号,以使左右相关系数越大则越大地包含左声道输入声音信号和右声道输入声音信号中先行的声道的输入声音信号。

    多点控制方法、装置及程序

    公开(公告)号:CN113302686A

    公开(公告)日:2021-08-24

    申请号:CN202080009239.9

    申请日:2020-01-07

    Abstract: 本发明提供了能够减少由编码和解码的组的串联连接引起的音质劣化的发生,并且能够减少多点控制装置的运算处理量或所需存储量的技术。在通信容量不同的多个通信网(例如,固定电话线路和便携电话线路)的终端间的多点连接中,在通信容量大的一方的通信网中使用包含通信容量小的一方的通信网的单声道编码方式的多声道编码,在对通信容量大的一方的通信网传递多个地点的声音的情况下,进行控制以输出这些多个地点的单声道码。

    解码装置、编码装置、它们的方法以及程序

    公开(公告)号:CN111602197A

    公开(公告)日:2020-08-28

    申请号:CN201880086667.4

    申请日:2018-12-03

    Abstract: 解码装置,包括:频带扩展部(25),通过在与频域的样本串相比高域侧,配置基于通过解码得到的频域的样本串中包含的K个样本的样本,得到解码扩展频谱序列;以及摩擦音调整解除部(23),在表示是否是被输入的摩擦音性的音的信息表示是摩擦音性的音的情况下,得到将解码扩展频谱序列中的与规定的频率相比位于低域侧的低域侧频率样本串的全部或者一部分、和与其相同数目的、解码扩展频谱序列中的与规定的频率相比位于高域侧的高域侧频率样本串的全部或者一部分进行了调换的结果,作为解码音信号的频谱序列。

    声音信号接收解码方法以及声音信号解码方法

    公开(公告)号:CN113966531B

    公开(公告)日:2025-04-15

    申请号:CN201980097329.5

    申请日:2019-12-27

    Abstract: 提供与仅得到所需最低限度的音质的解码声音信号的结构相比,可以得到高音质的解码声音信号而不使延迟时间大幅度地增大的技术。在连接到第一通信线路和优先级比其低的第二通信线路的终端装置中,根据从第一通信线路输入的第一代码串中包含的单声道代码、以及从第二通信线路输入的第二代码串中的帧号与该单声道代码的帧号最接近的第二代码串中包含的扩展代码,得到并输出多个声道的声音信号。

    声音信号缩混方法、声音信号编码方法、声音信号缩混装置、声音信号编码装置、程序

    公开(公告)号:CN117859174A

    公开(公告)日:2024-04-09

    申请号:CN202180101806.8

    申请日:2021-09-01

    Abstract: 声音信号缩混方法具有:延迟串扰相加步骤,对于两个声道的每一个,得到将该声道的输入声音信号、和延迟另一声道的输入声音信号后与绝对值是小于1的预先确定的值的权重值相乘而得到的信号、相加而得到的信号,作为该声道的延迟串扰相加完毕信号;左右关系信息取得步骤,得到表示两个声道的延迟串扰相加完毕信号的哪一个先行的信息即先行声道信息和表示两个声道的延迟串扰相加完毕信号的相关性的大小的值即左右相关值;以及缩混步骤,基于左右相关值和先行声道信息,对两个声道的输入声音信号进行加权相加而得到缩混信号,以使左右相关值越大则越大地包含两个声道的输入声音信号中的先行的声道的输入声音信号。

    编码装置、解码装置、编码方法、解码方法、以及记录介质

    公开(公告)号:CN110771045B

    公开(公告)日:2024-03-29

    申请号:CN201880040942.9

    申请日:2018-04-18

    Abstract: 对每1样本实质地分配小数值的比特数,和/或以比以往少的存储器量或运算处理量,将整数值的序列编码以及解码。编码装置将整数值的序列设为输入,输出与整数值的序列对应的整数码。整数变换单元(11)对于输入的整数值的序列中包含的多个整数值的组的每一个,通过通过可代数性地表现的全单射的变换,得到一个整数值(变换后整数)。整数编码单元(12)将变换后整数编码而得到整数码。

    编码装置、解码装置、平滑化装置、逆平滑化装置、其方法及记录介质

    公开(公告)号:CN110709927B

    公开(公告)日:2022-11-01

    申请号:CN201880037112.0

    申请日:2018-04-24

    Abstract: 本发明的编码装置,得到作为与频谱包络序列的各样本值的以2为底的对数对应的整数值列、并且总和为0的整数值列即对数频谱包络序列L0,L1,…,LN‑1及其包络码。通过对于量化频谱序列^X0,^X1,…,^XN‑1,将从Lk为正值的^Xk的最下位的位仅去除了Lk位的数值的值设为平滑化频谱值~Xk,按照预先决定的规则,将对Lk为负值的^Xk的最下位的位仅追加了‑Lk位的数值的值设为~Xk,在Lk为0的情况下,将^Xk设为~Xk,得到平滑化频谱序列~X0,~X1,…,~XN‑1,将该各样本以固定长度编码而得到信号码。

Patent Agency Ranking