-
公开(公告)号:CN103733654A
公开(公告)日:2014-04-16
申请号:CN201280038593.X
申请日:2012-06-12
Applicant: 日本电气株式会社
CPC classification number: H04L41/12 , H04L45/48 , H04L67/12 , H04W4/38 , H04W40/02 , H04W40/22 , H04W84/18
Abstract: 传感器网络系统(1000)包括多个传感器节点(1100、...),该传感器网络系统以下面这样的方式确定所述多个传感器节点中的每一个的父节点,即,形成具有将所述多个传感器节点中的相应传感器节点用作其节点的树结构的网络拓扑。此外,该传感器网络系统以下面这样的方式形成网络拓扑,即,对于所述多个传感器节点中的每一个,使该传感器节点的子节点的数目接近于通过使作为单个分组能够包含的传感器数据的最大数的最大包含数与自然数相乘所获得的值(1200)。
-
公开(公告)号:CN102457935A
公开(公告)日:2012-05-16
申请号:CN201110333415.7
申请日:2011-10-26
Applicant: 日本电气株式会社
CPC classification number: H04W40/24 , H04B7/2606 , H04L45/04 , H04L45/42 , H04L45/48 , H04W40/12 , H04W48/08 , H04W84/047
Abstract: 本发明公开了路径通知。一种服务器,基于由父设备和中继设备报告的连接信息来创建指示用于分组数据的通信路径的通信路径表,并且将创建的通信路径表分发给父设备、中继设备和子设备。子设备基于分发的通信路径表来将分组数据发送给通信路径表中所指示的中继设备。中继设备基于分发的通信路径表来将从子设备发送的分组数据转送给中继设备或父设备。
-
公开(公告)号:CN1213239A
公开(公告)日:1999-04-07
申请号:CN98102644.3
申请日:1998-06-24
Applicant: 日本电气株式会社
CPC classification number: H04Q11/0478 , H04L2012/562 , H04L2012/5627 , H04L2012/5649
Abstract: 一种用于双重ATM交换机的系统切换方法和装置,能够保持每个信元的延迟性能不被改变同时没有任何信元损失。在系统切换时,每个系统中的系统切换控制单元交互通讯并管理临时信元存储单元,其中待读的信元根据在每个系统中的延迟优先级组被存储,并且无论在哪一个系统中都按照高优先级的顺序读取信元。控制一个在处于工作状态的系统中的延迟优先级选择器,根据信元从中被读取的系统提供一个输出信元的信元读取路径。
-
公开(公告)号:CN1227874C
公开(公告)日:2005-11-16
申请号:CN00106088.0
申请日:2000-04-20
Applicant: 日本电气株式会社
Inventor: 山本透
IPC: H04L12/56
CPC classification number: H04L49/30 , H04L49/106 , H04L49/1523 , H04L49/205 , H04L49/254 , H04L49/255 , H04L49/552 , H04L2012/5627 , H04L2012/5649 , H04L2012/5651
Abstract: 一种异步转移模式(ATM)切换系统,可在进行系统切换时,在维持规定服务质量的同时短时间内完成对系统的切换处理。提供一个延迟优先级选择器,其在进行系统切换时,从各个单元暂时存储装置读出具有高延迟优先级的将输出的单元,从备用系统的单元暂时存储装置读出单元。在未存储延迟优先级高于备用系统的单元暂时存储装置中的单元的单元的状态后,其使得要被输出的单元从有源系统的单元暂时存储装置输出到延迟优先级选择器。
-
公开(公告)号:CN1274218A
公开(公告)日:2000-11-22
申请号:CN00107314.1
申请日:2000-05-10
Applicant: 日本电气株式会社
IPC: H04L12/00
Abstract: 在ATM(异步传输模式)切换装置中,每个输入侧信元缓冲器具有多个第一逻辑序列。切换部分具有多个输入接口。每个输入侧信元缓冲器产生输入缓冲器拥塞数据,用于表示多个第一逻辑序列中的每个的拥塞状态,并将对应每个特定信元的输入缓冲器拥塞数据写入到特定的信元中。特定的信元为空信元或后向RM(资源管理)信元。切换部分从多个输入侧信元缓冲器的每个接收每个信元,并当所接收的信元为特定的信元时获得输入缓冲器拥塞数据。
-
公开(公告)号:CN102457869B
公开(公告)日:2016-04-27
申请号:CN201110328860.4
申请日:2011-10-21
Applicant: 日本电气株式会社
CPC classification number: H04W52/343 , H04W52/20 , H04W52/226 , H04W52/245 , H04W52/246 , H04W52/247
Abstract: 公开了传输功率控制。质量测量部件测量由无线通信部件接收的无线电信号的接收质量。质量信息发送部件发送指示由质量测量部件测量出的接收质量的接收质量信息。设备数目计算部件基于从其他无线通信设备发送的接收质量信息所指示的接收质量以及由质量测量部件测量出的接收质量,计算其他无线通信设备中的能够与包括该设备数目计算部件的无线通信设备通信的无线通信设备的数目。功率值确定部件将由设备数目计算部件计算出的无线通信设备的数目与预先确定的设备数目进行比较,并且基于比较结果来确定该无线通信部件用来发送无线电信号所使用的传输功率值。
-
公开(公告)号:CN102457935B
公开(公告)日:2015-12-16
申请号:CN201110333415.7
申请日:2011-10-26
Applicant: 日本电气株式会社
CPC classification number: H04W40/24 , H04B7/2606 , H04L45/04 , H04L45/42 , H04L45/48 , H04W40/12 , H04W48/08 , H04W84/047
Abstract: 本发明公开了路径通知。一种服务器,基于由父设备和中继设备报告的连接信息来创建指示用于分组数据的通信路径的通信路径表,并且将创建的通信路径表分发给父设备、中继设备和子设备。子设备基于分发的通信路径表来将分组数据发送给通信路径表中所指示的中继设备。中继设备基于分发的通信路径表来将从子设备发送的分组数据转送给中继设备或父设备。
-
公开(公告)号:CN102457869A
公开(公告)日:2012-05-16
申请号:CN201110328860.4
申请日:2011-10-21
Applicant: 日本电气株式会社
CPC classification number: H04W52/343 , H04W52/20 , H04W52/226 , H04W52/245 , H04W52/246 , H04W52/247
Abstract: 公开了传输功率控制。质量测量部件测量由无线通信部件接收的无线电信号的接收质量。质量信息发送部件发送指示由质量测量部件测量出的接收质量的接收质量信息。设备数目计算部件基于从其他无线通信设备发送的接收质量信息所指示的接收质量以及由质量测量部件测量出的接收质量,计算其他无线通信设备中的能够与包括该设备数目计算部件的无线通信设备通信的无线通信设备的数目。功率值确定部件将由设备数目计算部件计算出的无线通信设备的数目与预先确定的设备数目进行比较,并且基于比较结果来确定该无线通信部件用来发送无线电信号所使用的传输功率值。
-
公开(公告)号:CN1130874C
公开(公告)日:2003-12-10
申请号:CN98102644.3
申请日:1998-06-24
Applicant: 日本电气株式会社
CPC classification number: H04Q11/0478 , H04L2012/562 , H04L2012/5627 , H04L2012/5649
Abstract: 一种用于双重ATM交换机的系统切换方法和装置,能够保持每个信元的延迟性能不被改变同时没有任何信元损失。在系统切换时,每个系统中的系统切换控制单元交互通讯并管理临时信元存储单元,其中待读的信元根据在每个系统中的延迟优先级组被存储,并且无论在哪一个系统中都按照高优先级的顺序读取信元。控制一个在处于工作状态的系统中的延迟优先级选择器,根据信元从中被读取的系统提供一个输出信元的信元读取路径。
-
公开(公告)号:CN1272013A
公开(公告)日:2000-11-01
申请号:CN00106088.0
申请日:2000-04-20
Applicant: 日本电气株式会社
Inventor: 山本透
IPC: H04L12/28
CPC classification number: H04L49/30 , H04L49/106 , H04L49/1523 , H04L49/205 , H04L49/254 , H04L49/255 , H04L49/552 , H04L2012/5627 , H04L2012/5649 , H04L2012/5651
Abstract: 一种异步转移模式(ATM)切换系统,可在进行系统切换时,在维持规定服务质量的同时短时间内完成对系统的切换处理。提供一个延迟优先级选择器,其在进行系统切换时,从各个单元暂时存储装置读出具有高延迟优先级的将输出的单元,从备用系统的单元暂时存储装置读出单元。在未存储延迟优先级高于备用系统的单元暂时存储装置中的单元的单元的状态后,其使得要被输出的单元从有源系统的单元暂时存储装置输出到延迟优先级选择器。
-
-
-
-
-
-
-
-
-