-
公开(公告)号:CN1318252A
公开(公告)日:2001-10-17
申请号:CN00801393.4
申请日:2000-07-12
Applicant: 松下电器产业株式会社
IPC: H04N3/30
Abstract: 变压器的一次绕组与水平偏转线圈串联。幅度调整电路根据变压器的二次绕组所产生的电压而输出第1校正电压。相位调整电路调整幅度调整电路输出的第1校正电压的相位并且输出第2校正电压。加法电路将第2校正电压与锯齿波发生电路的锯齿波电压相加。根据相位调整电路输出的第2校正电压,由放大器输出的校正电流来抵消因水平偏转电流而在垂直偏转线圈产生的电流分量。
-
公开(公告)号:CN1287654A
公开(公告)日:2001-03-14
申请号:CN99801773.6
申请日:1999-10-04
Applicant: 松下电器产业株式会社
IPC: G09G3/28
CPC classification number: G09G3/294 , G09G3/2018 , G09G3/2022 , G09G3/293 , G09G3/296 , G09G2310/0216 , G09G2320/0266 , G09G2330/02
Abstract: 在等离子体显示装置的各行的各子场中,判断该行多个放电单元中全部放电单元或规定数目以上的放电单元是否发光,在全部放电单元或规定数目以上的放电单元不发光的场合,通过将该行扫描电极上所加的电压与维持电极上所加的电压中至少一个电压保持在规定的电平上,或通过周期性地加上与维持电极13上所加的维持脉冲同相位的脉冲,取代该行扫描电极12上所加的维持脉冲,以减小充放电电流,同时减少电磁波的发生。
-
公开(公告)号:CN1158855C
公开(公告)日:2004-07-21
申请号:CN00801393.4
申请日:2000-07-12
Applicant: 松下电器产业株式会社
IPC: H04N3/30
Abstract: 变压器的一次绕组与水平偏转线圈串联。幅度调整电路根据变压器的二次绕组所产生的电压而输出第1校正电压。相位调整电路调整幅度调整电路输出的第1校正电压的相位并且输出第2校正电压。加法电路将第2校正电压与锯齿波发生电路的锯齿波电压相加。根据相位调整电路输出的第2校正电压,由放大器输出的校正电流来抵消因水平偏转电流而在垂直偏转线圈产生的电流分量。
-
公开(公告)号:CN1129885C
公开(公告)日:2003-12-03
申请号:CN99801773.6
申请日:1999-10-04
Applicant: 松下电器产业株式会社
IPC: G09G3/28
CPC classification number: G09G3/294 , G09G3/2018 , G09G3/2022 , G09G3/293 , G09G3/296 , G09G2310/0216 , G09G2320/0266 , G09G2330/02
Abstract: 在等离子体显示装置的各行的各子场中,判断该行多个放电单元中全部放电单元或规定数目以上的放电单元是否发光,在全部放电单元或规定数目以上的放电单元不发光的场合,通过将该行扫描电极上所加的电压与维持电极上所加的电压中至少一个电压保持在规定的电平上,或通过周期性地加上与维持电极13上所加的维持脉冲同相位的脉冲,取代该行扫描电极12上所加的维持脉冲,以减小充放电电流,同时减少电磁波的发生。
-
公开(公告)号:CN1198446C
公开(公告)日:2005-04-20
申请号:CN01802151.4
申请日:2001-07-23
Applicant: 松下电器产业株式会社
CPC classification number: H04N3/2335
Abstract: 写入侧PLL电路产生将视频信号写入行存储器用的写入时钟。读出侧PLL电路产生读出行存储器存储的视频信号用的读出时钟。内枕形失真校正电压发生电路利用垂直速率校正波形对水平速率校正波形进行调制,产生内枕形失真校正波形,并附加直流分量校正脉冲,作为内枕形失真校正电压输出。电容耦合式电路将内枕形失真校正电压与读出侧PLL电路的环路滤波器的输出电压叠加,作为控制电压供给VCO。
-
公开(公告)号:CN1386361A
公开(公告)日:2002-12-18
申请号:CN01802151.4
申请日:2001-07-23
Applicant: 松下电器产业株式会社
CPC classification number: H04N3/2335
Abstract: 写入侧PLL电路产生将视频信号写入行存储器用的写入时钟。读出侧PLL电路产生读出行存储器存储的视频信号用的读出时钟。内枕形失真校正电压发生电路利用垂直速率校正波形对水平速率校正波形进行调制,产生内枕形失真校正波形,并附加直流分量校正脉冲,作为内枕形失真校正电压输出。电容耦合式电路将内枕形失真校正电压与读出侧PLL电路的环路滤波器的输出电压叠加,作为控制电压供给VCO。
-
-
-
-
-