尖峰噪声消除电路及使用该尖峰噪声消除电路的数字系统、IIC总线

    公开(公告)号:CN101523722A

    公开(公告)日:2009-09-02

    申请号:CN200780037814.0

    申请日:2007-10-05

    CPC classification number: H03K5/1252

    Abstract: 提供一种尖峰噪声消除电路,能够将规定的脉冲宽度以下的尖峰噪声可靠地消除,并且对于比规定宽度宽的信号脉冲,能够将其正确地传递输出。对输入信号与以应该消除的噪声的最大脉冲宽度为延迟量使上述输入信号延迟的第1延迟信号进行电平一致检测,通过用上述电平一致检测的结果所得到的信号,对上述输入信号或使上述输入信号延迟一定时间的第2延迟信号的某一个进行取样,从而将上述输入信号的尖峰噪声消除。

    显示屏控制电路及显示屏控制方法

    公开(公告)号:CN100371982C

    公开(公告)日:2008-02-27

    申请号:CN200410081811.5

    申请日:2004-12-30

    CPC classification number: G09G5/008 G06F3/1423 G09G3/3611

    Abstract: 本发明提供能够使2个以上的显示屏同时显示,而且抑制电路面积的增加的显示屏控制电路。该电路包括:输出时钟脉冲信号的电压控制型振荡器(VCO)(100),第1屏用水平系统脉冲编制部(200),第2屏用水平系统脉冲编制部(500),第1屏及第2屏共用的垂直系统脉冲编制部(600),相位比较器(300)及平滑器(400)。第1屏用水平系统脉冲编制部(200)及第2屏用水平系统脉冲编制部(500),根据VCO(100)输出的WCOCLKI分别编制第1屏用的水平系统输出组的基准信号和第2屏用的水平系统输出组的基准信号,所以能够同时驱动两个不同的屏。

    显示屏控制电路及显示屏控制方法

    公开(公告)号:CN1637828A

    公开(公告)日:2005-07-13

    申请号:CN200410081811.5

    申请日:2004-12-30

    CPC classification number: G09G5/008 G06F3/1423 G09G3/3611

    Abstract: 本发明提供能够使2个以上的显示屏同时显示,而且抑制电路面积的增加的显示屏控制电路。该电路包括:输出时钟脉冲信号的电压控制型振荡器(VCO)(100),第1屏用水平系统脉冲编制部(200),第2屏用水平系统脉冲编制部(500),第1屏及第2屏共用的垂直系统脉冲编制部(600),相位比较器(300)及平滑器(400)。第1屏用水平系统脉冲编制部(200)及第2屏用水平系统脉冲编制部(500),根据VCO(100)输出的WCOCLKI分别编制第1屏用的水平系统输出组的基准信号和第2屏用的水平系统输出组的基准信号,所以能够同时驱动两个不同的屏。

Patent Agency Ranking