外围设备装置、外围设备装置的集成电路、以及外围设备装置的不良解析方法

    公开(公告)号:CN101501649A

    公开(公告)日:2009-08-05

    申请号:CN200780029010.6

    申请日:2007-08-03

    Inventor: 山本和司

    CPC classification number: G11B19/048 G11B20/1816 G11B2220/2537

    Abstract: 本发明提供一种外围设备装置及其集成电路、以及外围设备装置的不良解析方法。外围设备装置经由接口电缆(3)与计算机(200)连接,具备:第二存储装置(13),存储外围设备装置(100)以及其集成电路(400)的评价程序(22);检测部,检测从计算机(200)发送的、模式指示信号表示测试模式还是通常模式;以及起动单元(15),如果检测部(10)检测出模式指示信号表示测试模式,则起动第二存储装置(13)上的评价程序(22)。由此,可以在向外围设备装置安装了集成电路的状态下,对外围设备装置及其集成电路进行不良解析。

    存储器专用控制器件和方法

    公开(公告)号:CN1108554C

    公开(公告)日:2003-05-14

    申请号:CN98101143.8

    申请日:1998-04-02

    CPC classification number: G06F13/1663

    Abstract: 在具有一个CPU-1访问一共用存储器和第一存储器两者的存储器专用控制器件,在一访问允许标志的OFF状态,CPU-1被禁止访问共用存储器(105),而当访问允许标志ON由TCS111建立时,访问允许单元(103)的逻辑门打开允许CPU-1访问共用存储器(105)。因此,这种存储器专用控制能够实现传送一个期望要执行的程序到第一存储器的地址空间,允许省略掉第三存储器。

    存储器专用控制器件和方法

    公开(公告)号:CN1195134A

    公开(公告)日:1998-10-07

    申请号:CN98101143.8

    申请日:1998-04-02

    CPC classification number: G06F13/1663

    Abstract: 在具有一个CPU-1访问一共用存储器和第一存储器两者的存储器专用控制器件,在一访问允许标志的OFF状态,CPU-1被禁止访问共用存储器(105),而当访问允许标志ON由TCS111建立时,访问允许单元(103)的逻辑门打开允许CPU-1访问共用存储器(105)。因此,这种存储器专用控制能够实现传送一个期望要执行的程序到第一存储器的地址空间,允许省略掉第三存储器。

Patent Agency Ranking