可变长度解码装置和可变长度解码方法以及再现系统

    公开(公告)号:CN100442670C

    公开(公告)日:2008-12-10

    申请号:CN200510005047.8

    申请日:2005-01-31

    CPC classification number: H03M7/40

    Abstract: 本可变长度解码装置包括存储器,将与任意地址的低位比特侧存储的数据相同的数据配置并存储在该任意地址的下一地址的高位比特侧;至少具有存储器的比特宽度的缓冲寄存器,存储从存储器装载的数据;地址寄存器,将对存储器的访问地址的值(地址值)存储到高位比特侧,将缓冲寄存器已参照的数据数存储在低位比特侧,通过对缓冲寄存器执行使用已参照数据数和本次参照的数据数的数据移位操作,从缓冲寄存器提取出本次应参照的数据,随着提取出数据,将本次参照的数据数与已参照数据数相加以更新地址寄存器的低位比特侧的已参照数据数,当更新后已参照数据数不进位时,维持地址寄存器的高位比特侧存储的地址值,有进位则使用该进位更新到下一地址值。

    信号处理装置
    2.
    发明授权

    公开(公告)号:CN101512909B

    公开(公告)日:2012-12-19

    申请号:CN200780031863.3

    申请日:2007-11-29

    CPC classification number: G10L19/167 G10L21/038 G11B2020/00028 H04Q11/0428

    Abstract: 在生成具有分层结构的编码信号之时,在将辅助分层的首标信息插入到每个帧时比特率就会增大。另外,在只能定期地插入的情况下,在再生一侧就会出现在再生开始之时得不到必要的首标信息。然而通过具有以下的各个功能部从而将首标信息插入到成为再生开始点可能性高的帧中,这些功能部包括:以帧为单位对输入信号进行编码的第一编码部(100)和第二编码部(101),将表示由第二编码部(101)的编码而生成的编码信号的管理信息的SBR首标,插入到以帧的排列而表现的编码信号内的每隔一定间隔的帧中的第一首标插入部(103),与第一首标插入部(103)插入SBR首标的帧无关,决定应该插入SBR首标的帧的控制部(105),以及单发地将SBR首标插入到由控制部(105)决定的帧中的第二首标插入部(104)。

    信号处理装置
    3.
    发明公开

    公开(公告)号:CN101512909A

    公开(公告)日:2009-08-19

    申请号:CN200780031863.3

    申请日:2007-11-29

    CPC classification number: G10L19/167 G10L21/038 G11B2020/00028 H04Q11/0428

    Abstract: 在生成具有分层结构的编码信号之时,在将辅助分层的首标信息插入到每个帧时比特率就会增大。另外,在只能定期地插入的情况下,在再生一侧就会出现在再生开始之时得不到必要的首标信息。然而通过具有以下的各个功能部从而将首标信息插入到成为再生开始点可能性高的帧中,这些功能部包括:以帧为单位对输入信号进行编码的第一编码部(100)和第二编码部(101),将表示由第二编码部(101)的编码而生成的编码信号的管理信息的SBR首标,插入到以帧的排列而表现的编码信号内的每隔一定间隔的帧中的第一首标插入部(103),与第一首标插入部(103)插入SBR首标的帧无关,决定应该插入SBR首标的帧的控制部(105),以及单发地将SBR首标插入到由控制部(105)决定的帧中的第二首标插入部(104)。

    可变长度解码装置和可变长度解码方法以及再现系统

    公开(公告)号:CN1649274A

    公开(公告)日:2005-08-03

    申请号:CN200510005047.8

    申请日:2005-01-31

    CPC classification number: H03M7/40

    Abstract: 本可变长度解码装置包括存储器,将与任意地址的低位比特侧存储的数据相同的数据配置并存储在该任意地址的下一地址的高位比特侧;至少具有存储器的比特宽度的缓冲寄存器,存储从存储器装载的数据;地址寄存器,将对存储器的访问地址的值(地址值)存储到高位比特侧,将缓冲寄存器已参照的数据数存储在低位比特侧,通过对缓冲寄存器执行使用已参照数据数和本次参照的数据数的数据移位操作,从缓冲寄存器提取出本次应参照的数据,随着提取出数据,将本次参照的数据数与已参照数据数相加以更新地址寄存器的低位比特侧的已参照数据数,当更新后已参照数据数不进位时,维持地址寄存器的高位比特侧存储的地址值,有进位则使用该进位更新到下一地址值。

    动态图像解码装置
    5.
    发明公开

    公开(公告)号:CN1574944A

    公开(公告)日:2005-02-02

    申请号:CN200410048574.2

    申请日:2004-06-08

    CPC classification number: H04N5/783 H04N9/8042

    Abstract: 提供一种动态图像解码装置,通过输入输出接口(11)将多重化数据(100)存放到蓄积存储器(13)(步骤ST1),分离编码动态图像数据并存放到蓄积存储器(步骤ST2)。根据多重化数据取得帧信息并存放到蓄积存储器(步骤ST3)。根据差分帧数N、正反播放速度信息(200)取得对应倒带播放时的播放速度的倍率Dusr、对应动态图像解码装置常规播放时的解码速度的最大解码速度的倍率Dmax(步骤ST11~步骤ST13),求得能进行解码的差分帧的范围m(步骤ST14),至少选择这些差分帧中的1个(步骤ST15)。根据存放的编码动态图像数据解码基准帧及被选择的差分帧并输出到显示装置。这样能进行流畅的倒带播放。

Patent Agency Ranking