编码装置
    1.
    发明授权

    公开(公告)号:CN101502123B

    公开(公告)日:2011-08-17

    申请号:CN200780030213.7

    申请日:2007-10-11

    Abstract: 本发明提供一种编码装置,具备:二值化电路(131),将由输入信号生成的、具有多个上下文的多值数据转换成二值字符串;算术代码量估计电路(200),从二值字符串算出规定的编码单位的预测代码量;和编码电路(102),根据预测代码量,对输入信号进行算术编码。算术代码量估计电路(200)包括:选择器(230),根据上下文,将二值字符串分成多组;多个代码量估计电路(211~214),至少根据进行算术编码时的区间幅度,对被分为多组的二值字符串算出组的预测代码量;和加法器(231),将来自所有代码量估计电路的预测代码量相加,输出规定的编码单位的预测代码量。

    编码装置
    2.
    发明公开

    公开(公告)号:CN101502123A

    公开(公告)日:2009-08-05

    申请号:CN200780030213.7

    申请日:2007-10-11

    Abstract: 本发明提供一种编码装置,具备:二值化电路(131),将由输入信号生成的、具有多个上下文的多值数据转换成二值字符串;算术编码量估计电路(200),从二值字符串算出规定的编码单位的预测编码量;和编码电路(102),根据预测编码量,对输入信号进行算术编码。算术编码量估计电路(200)包括:选择器(230),根据上下文,将二值字符串分成多组;多个编码量估计电路(211~214),至少根据进行算术编码时的区间幅度,对被分为多组的二值字符串算出组的预测编码量;和加法器(231),将来自所有编码量估计电路的预测编码量相加,输出规定的编码单位的预测编码量。

    信息记录介质
    3.
    发明授权

    公开(公告)号:CN100481024C

    公开(公告)日:2009-04-22

    申请号:CN200580002008.0

    申请日:2005-01-06

    Abstract: 本发明可以解决当不能够修改非易失性半导体记录介质中设置的空闲块的数目时,或者当将存储块划分为多个组以便交替地处理时,包含频繁更新的信息的存储块组中的存储块快速地达到重写使用寿命终点的问题。非易失性半导体记录介质包括分区管理信息区域和分区区域。将分区区域开始位置信息记录在分区管理信息区域中。开始位置信息包括在分区管理信息区域的尾部和分区区域的头部之间确保了预定区域的值。将在分区管理信息区域的尾部和分区区域的头部之间所确保的区域设置为物理地擦除了数据的状态。

    信息记录介质
    6.
    发明公开

    公开(公告)号:CN1910557A

    公开(公告)日:2007-02-07

    申请号:CN200580002008.0

    申请日:2005-01-06

    Abstract: 本发明可以解决当不能够修改非易失性半导体记录介质中设置的空闲块的数目时,或者当将存储块划分为多个组以便交替地处理时,包含频繁更新的信息的存储块组中的存储块快速地达到重写使用寿命终点的问题。非易失性半导体记录介质包括分区管理信息区域和分区区域。将分区区域开始位置信息记录在分区管理信息区域中。开始位置信息包括在分区管理信息区域的尾部和分区区域的头部之间确保了预定区域的值。将在分区管理信息区域的尾部和分区区域的头部之间所确保的区域设置为物理地擦除了数据的状态。

Patent Agency Ranking