半导体集成电路
    2.
    发明公开

    公开(公告)号:CN102763333A

    公开(公告)日:2012-10-31

    申请号:CN201080064504.X

    申请日:2010-10-25

    CPC classification number: H03K19/0016

    Abstract: 本发明提供一种半导体集成电路。该半导体集成电路具备:电路主体,其具有晶体管;虚拟电源线,其与所述电路主体的第1电源端连接;第1电源线,其经由第1开关而与所述虚拟电源线连接;第2电源线,其与所述电路主体的第2电源端连接;二极管,其一端与所述虚拟电源线连接,且另一端与所述第1电源线连接,以便在导通时减小所述虚拟电源线与所述第2电源线之间的电位差;以及第2开关,其一端与所述虚拟电源线连接且另一端与所述第2电源线连接。

    计算方法和计算装置
    3.
    发明公开

    公开(公告)号:CN1215862A

    公开(公告)日:1999-05-05

    申请号:CN98103377.6

    申请日:1998-07-09

    CPC classification number: G06F7/5324 G06F7/49936 G06F7/49994 G06F7/5338

    Abstract: 在一二进制定点数系统中,其中,最高有效位是符号位,十进制小数点位于最高有效位和比最高有效位低一位的位之间,用于数位位置对准装置的电路规模被减小,并以非常高的效率实现一双精度乘法。通过应用一单精度乘法设备,获得一双精度被乘数的高位字/低位字与一双精度乘数的高位字/低位字的乘积。在获得的乘积上执行一数位位置对准加法操作,以获得一双精度乘法数据。在这种情况下,在十进制小数点之前设置至少两位数位,从而允许以比双精度的位宽度大至少一位的位宽度获得双精度被乘数的高位字/低位字与双精度乘数的高位字/低位字的每一乘积。

    数据处理装置
    6.
    发明公开

    公开(公告)号:CN1208894A

    公开(公告)日:1999-02-24

    申请号:CN98103347.4

    申请日:1998-07-30

    Inventor: 芜尾英之

    CPC classification number: G06F9/3001 G06F9/30101 G06F9/30141

    Abstract: 本发明为一种数据处理装置,设置有由4个通用寄存器构成的存贮数据的寄存器组、执行加减法指令等的算术逻辑运算单元、执行乘法指令的乘法单元,还设置有代替上述4个通用寄存器中的任一个仅存贮乘法单元的运算结果的代用寄存器及控制器。控制器根据表示代用寄存器代替哪个通用寄存器来存贮乘法运算结果的乘法特征和表示代用寄存器所存贮的数据是否有效的乘法执行标志来控制对寄存器组和代用寄存器的数据写入及读出。

    数据处理装置
    10.
    发明授权

    公开(公告)号:CN1100291C

    公开(公告)日:2003-01-29

    申请号:CN98103347.4

    申请日:1998-07-30

    Inventor: 芜尾英之

    CPC classification number: G06F9/3001 G06F9/30101 G06F9/30141

    Abstract: 本发明为一种数据处理装置,设置有由4个通用寄存器构成的存贮数据的寄存器组、执行加减法指令等的算术逻辑运算单元、执行乘法指令的乘法单元,还设置有代替上述4个通用寄存器中的任一个仅存贮乘法单元的运算结果的代用寄存器及控制器。控制器根据表示代用寄存器代替哪个通用寄存器来存贮乘法运算结果的乘法特征和表示代用寄存器所存贮的数据是否有效的乘法执行标志来控制对寄存器组和代用寄存器的数据写入及读出。

Patent Agency Ranking