-
公开(公告)号:CN102017638A
公开(公告)日:2011-04-13
申请号:CN200980114871.3
申请日:2009-04-22
Applicant: 松下电器产业株式会社
CPC classification number: G06F13/28 , H04N19/433 , H04N19/523 , H04N19/61
Abstract: 提供能够使用有限的存储器资源而使系统性能最大化的视频编码/解码装置。视频编码/解码装置(100)在动作补偿装置(101)的直接内存访问单元(160)从插值单元(180)接收到插值完成后,生成DMA请求,在从内存访问仲裁单元(110)接收到DMA ACK后,根据最大DMA突发限制和块缓冲器容量限制,接收多个DMA输入数据,并根据解码参数、运算处理电平Lc、最大DMA突发限制和块缓冲器容量限制,生成用于将参照像素数据存储到可变容量块缓冲器(170)中的块存储器地址。
-
公开(公告)号:CN102017625A
公开(公告)日:2011-04-13
申请号:CN200980114011.X
申请日:2009-04-17
Applicant: 松下电器产业株式会社
IPC: H04N7/26
CPC classification number: H04N19/433 , H04N19/44 , H04N19/61
Abstract: 提供在需要对外部存储器进行频繁访问的高级视频标准中,能够实时进行视频解码的解码装置。视频解码装置(100)包括进行像素的系数的解码、以及对外部存储器(110)写入重新构筑了的图像的硬件视频解码器(115)。另外,硬件视频解码器(115)包括:硬件引擎的管道(201),由需要对外部存储器(110)的DMA读取访问或DMA写入访问,或者该两者的访问的多个硬件引擎构成;以及硬件视频解码器DMA控制器(200),将来自多个硬件引擎的所有DMA访问仲裁为对DMA控制器(111)的一个DMA信道或多个DMA信道。
-