时钟发生装置
    1.
    发明公开

    公开(公告)号:CN1761156A

    公开(公告)日:2006-04-19

    申请号:CN200510113561.3

    申请日:2005-10-13

    Inventor: 薗部浩之

    CPC classification number: H03L7/0994 H03L7/07 H03L7/0805 H03L7/0812 H03L7/087

    Abstract: 现有的时钟发生电路只能发生1种时钟,无法与许多时钟对应。另外,无法根据同步信号和时钟的相位关系抽出电视机等的视频终端的性能。本发明设置频率相位误差计算电路(120),不仅可以在DTO(10)中发生与色同步锁定同步的时钟,而且可以根据DTO(10)的频率信息和来自相位比较器(7)、数字LPF(8)的相位误差信息在DTO(121)中同时发生行锁定的时钟,从而可以与需要多时钟的系统对应,通过在频率扩散信息发生电路(90)中制作扩散信息,在DTO(121)中进行加法运算,可以容易进行频率扩散,降低时钟对视频终端的干扰,还可以抽出电视机等的视频终端的性能。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN101072296A

    公开(公告)日:2007-11-14

    申请号:CN200710101255.7

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN100505828C

    公开(公告)日:2009-06-24

    申请号:CN200710101255.7

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN100474889C

    公开(公告)日:2009-04-01

    申请号:CN200410075879.2

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN1655587A

    公开(公告)日:2005-08-17

    申请号:CN200410075879.2

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

Patent Agency Ranking