行程码的解码电路
    1.
    发明授权

    公开(公告)号:CN1113472C

    公开(公告)日:2003-07-02

    申请号:CN95117267.0

    申请日:1995-10-11

    CPC classification number: H03M7/46 H04N19/13 H04N19/60 H04N19/91

    Abstract: 在本发明中,在把存储在第1扫描变换用RAM中的全部数据字进行初始化,预置成“0”之后,根据零行程数据字,仅把带符号层次数据字写入到由第1扫描变换用RAM中的锯齿形扫描地址所指定的位置“0”上。并且,在仅把下一个块的非零成分写入到第2扫描变换用RAM内的期间,对存储在第1扫描变换器用RAM中的1个块进行读出和初始状态预置。这样,能实现实时地与高频像素时钟信号相对应的高效率行程解码。

    行程码的解码电路
    2.
    发明公开

    公开(公告)号:CN1129867A

    公开(公告)日:1996-08-28

    申请号:CN95117267.0

    申请日:1995-10-11

    CPC classification number: H03M7/46 H04N19/13 H04N19/60 H04N19/91

    Abstract: 在本发明中,在把存储在第1扫描变换用RAM中的全部数据字进行初始化,预置成“0”之后,根据零行程数据字,仅把带符号层次数据字写入到由第1扫描变换用RAM中的锯齿形扫描地址所指定的位置“0”上,并且,在仅把下一个块的非零成分写入到第2扫描变换用RAM内的期间,对存储在第1扫描变换器用RAM中的1个块进行读出和初始状态预置。这样,能实现实时地与高频象素时钟信号相对应的高效率行程解码。

    二进制数据计数装置、面积信息取样装置和霍夫变换装置

    公开(公告)号:CN1133948C

    公开(公告)日:2004-01-07

    申请号:CN00800045.X

    申请日:2000-01-13

    Inventor: 藤原美贵雄

    CPC classification number: G06F17/145 G06K9/4633 G06T1/00 G06T9/005

    Abstract: 为了提供处理速度高并且可以用小的电路规模实现的廉价的二进制数据计数装置,设有移位器阵列10,它由以N位组成的二进制表现的数据作为控制输入的N×(N+1)/2个移位器构成并输出N位的二进制数据,通过按N位组成的二进制表现的数据的各位的值来控制移位器阵列10的各移位器的操作,仅按N位组成的二进制表现的数据中1的数量输出将1右填入的二进制数据。此外,设有编码器40,将上述二进制数据按照该二进制数据的MSB侧的1的位置变换成多值的数。

    二进制数据计数装置、面积信息取样装置和霍夫变换装置

    公开(公告)号:CN1293781A

    公开(公告)日:2001-05-02

    申请号:CN00800045.X

    申请日:2000-01-13

    Inventor: 藤原美贵雄

    CPC classification number: G06F17/145 G06K9/4633 G06T1/00 G06T9/005

    Abstract: 为了提供处理速度高并且可以用小的电路规模实现的廉价的二进制数据计数装置,设有移位器阵列10,它由以N位组成的二进制表现的数据作为控制输入的N×(N+1)/2个移位器构成并输出N位的二进制数据,通过按N位组成的二进制表现的数据的各位的值来控制移位器阵列10的各移位器的操作,仅按N位组成的二进制表现的数据中1的数量输出将1右填入的二进制数据。此外,设有编码器40,将上述二进制数据按照该二进制数据的MSB侧的1的位置变换成多值的数。

Patent Agency Ranking