-
公开(公告)号:CN1251189C
公开(公告)日:2006-04-12
申请号:CN02122247.9
申请日:2002-06-03
Applicant: 松下电器产业株式会社
CPC classification number: G11B7/08505 , G11B7/00375 , G11B7/0945 , G11B20/10009 , G11B20/1806
Abstract: 一种用于控制光盘的记录或再现的光盘控制器,包括:可重写存储器,用于存储记录或再现该光盘所需的信息;确定部分,用于确定该光盘的种类和型号;搜索部分,用于根据该确定部分的确定结果,搜索其中记录有控制信息的光盘区域;再现部分,用于再现通过该搜索部分搜索的区域中记录的控制信息;以及存储控制部分,用于根据确定结果和再现部分再现的控制信息中的至少一个来改变存储器的配置。
-
公开(公告)号:CN1412679A
公开(公告)日:2003-04-23
申请号:CN02145715.8
申请日:2002-10-09
Applicant: 松下电器产业株式会社
IPC: G06F13/14
CPC classification number: H04N21/4424 , H04N21/42646 , H04N21/442 , H04N21/4425
Abstract: 一种数据传送装置、数据传送系统以及数据传送方法,传送开始结束检测部对DMARQ信号变成H、L电平的时刻进行检测,传送时间测量部对在预先设定的规定数的数据块被传送期间所进行的实际上数据传送的传送时间进行测量,传送字节数测量部对能够正常传送的数据的传送字节数进行测量,有效传送速度计算部、通过用传送时间除以所述传送字节数计算有效数据传送速度。传送速度比较部将所述有效数据传送速度与从可选择传送速度存储部输出的、比当前时刻的传送速度慢1级的传送速度进行比较,当前者慢时,传送速度切换部切换到所述慢1级的传送速度。由此,可防止由于数据错乱而导至的数据传送速度的大幅度降低。
-
公开(公告)号:CN101636787A
公开(公告)日:2010-01-27
申请号:CN200880001457.7
申请日:2008-11-25
Applicant: 松下电器产业株式会社
IPC: G11B7/09
CPC classification number: G11B7/0945 , G11B7/0941
Abstract: 本发明提供一种光盘用信号处理装置,其包括:反射光处理部,其根据第一增益将由向光盘射出激光并接受来自上述光盘的反射光的光拾取器所接受到的反射光转换为电信号;伺服信号生成部,其使用由上述反射光处理部所生成的电信号来生成伺服信号;伺服信号控制部,其通过对由上述伺服信号生成部所生成的伺服信号进行第二增益倍乘而使其衰减的衰减器来控制该伺服信号,以使抑制该伺服信号的振幅随着来自上述光盘的反射光的量的增减而变化;以及增益设定部,其实质上同时进行对上述反射光处理部的第一增益的设定和对上述伺服信号控制部的第二增益的设定。
-
公开(公告)号:CN100440148C
公开(公告)日:2008-12-03
申请号:CN200610066677.0
申请日:2006-04-19
Applicant: 松下电器产业株式会社
IPC: G06F9/445
CPC classification number: G06F9/4403
Abstract: 根据本发明的信息处理设备包括:通信装置,用于存储通信数据的易失性存储器,用于控制通信装置的通信处理和存储在易失性存储器中的通信数据的第一CPU,预先存储有第一CPU的程序的ROM存储器,用于控制整个设备的第二CPU,用于存储第二CPU的整体程序的非易失性存储器,预先存储有可由第二CPU执行的另一程序的ROM存储器,以及适用于操作人员能够可选择地设置通过第二控制器的程序执行是在非易失性存储器中还是在ROM存储器中开始的方式的外部输入端子,其中当被激活时,根据外部输入端子的设置选择程序执行开始的地点,并且在ROM存储器中存储用于非易失性存储器的整体程序的重写程序。
-
公开(公告)号:CN1568517A
公开(公告)日:2005-01-19
申请号:CN03801279.0
申请日:2003-01-28
Applicant: 松下电器产业株式会社
CPC classification number: G11B20/1403 , G11B7/005 , G11B2007/0006
Abstract: 一种光盘控制器,用于在光学上对第1信息记录介质以及记录密度比上述第1信息记录介质高的第2信息记录介质进行再生的光盘装置中,让从上述第1信息记录介质得到的RF再生信号的上述第1转送速度中的最大再生频率、和从上述第2信息记录介质得到的RF再生信号的上述第2转送速度中的最大再生频率基本一致。
-
公开(公告)号:CN1525447A
公开(公告)日:2004-09-01
申请号:CN200410002876.6
申请日:2004-01-20
Applicant: 松下电器产业株式会社
CPC classification number: G11B20/10 , G11B20/18 , G11B27/105 , G11B27/329 , G11B2020/10916 , G11B2220/216 , G11B2220/218 , G11B2220/2545
Abstract: 在固件中提供了:用于控制在光盘中寻找的功能;和发送处理块,用于向μ代码发送关于在光盘上记录的数据的存储位置的信息,其中包括缺陷管理信息,所述缺陷管理信息指示缺陷块的替换存储位置。还包括:检测处理块,用于根据存储位置信息来检测记录在光盘上的数据的存储位置;通知处理块,用于向固件通告用于寻找所检测的、在光盘中记录的数据的存储位置的请求。因此,在用于执行按照CD-MRW标准的处理的光盘控制器中,即使当单个CPU彼此独立地执行多个程序时,也可以改善对CD-MRW标准独特的处理的性能。
-
公开(公告)号:CN101636787B
公开(公告)日:2011-09-07
申请号:CN200880001457.7
申请日:2008-11-25
Applicant: 松下电器产业株式会社
IPC: G11B7/09
CPC classification number: G11B7/0945 , G11B7/0941
Abstract: 本发明提供一种光盘用信号处理装置,其包括:反射光处理部,其根据第一增益将由向光盘射出激光并接受来自上述光盘的反射光的光拾取器所接受到的反射光转换为电信号;伺服信号生成部,其使用由上述反射光处理部所生成的电信号来生成伺服信号;伺服信号控制部,其通过对由上述伺服信号生成部所生成的伺服信号进行第二增益倍乘而使其衰减的衰减器来控制该伺服信号,以使抑制该伺服信号的振幅随着来自上述光盘的反射光的量的增减而变化;以及增益设定部,其实质上同时进行对上述反射光处理部的第一增益的设定和对上述伺服信号控制部的第二增益的设定。
-
公开(公告)号:CN101382902A
公开(公告)日:2009-03-11
申请号:CN200810211295.1
申请日:2006-04-19
Applicant: 松下电器产业株式会社
IPC: G06F9/445
CPC classification number: G06F9/4403
Abstract: 根据本发明的信息处理设备包括:通信装置,用于存储通信数据的易失性存储器,用于控制通信装置的通信处理和存储在易失性存储器中的通信数据的第一CPU,预先存储有第一CPU的程序的ROM存储器,用于控制整个设备的第二CPU,用于存储第二CPU的整体程序的非易失性存储器,预先存储有可由第二CPU执行的另一程序的ROM存储器,以及适用于操作人员能够可选择地设置通过第二控制器的程序执行是在非易失性存储器中还是在ROM存储器中开始的方式的外部输入端子,其中当被激活时,根据外部输入端子的设置选择程序执行开始的地点,并且在ROM存储器中存储用于非易失性存储器的整体程序的重写程序。
-
公开(公告)号:CN100378808C
公开(公告)日:2008-04-02
申请号:CN200410002876.6
申请日:2004-01-20
Applicant: 松下电器产业株式会社
CPC classification number: G11B20/10 , G11B20/18 , G11B27/105 , G11B27/329 , G11B2020/10916 , G11B2220/216 , G11B2220/218 , G11B2220/2545
Abstract: 在固件中提供了:用于控制在光盘中寻找的功能;和发送处理块,用于向μ代码发送关于在光盘上记录的数据的存储位置的信息,其中包括缺陷管理信息,所述缺陷管理信息指示缺陷块的替换存储位置。还包括:检测处理块,用于根据存储位置信息来检测记录在光盘上的数据的存储位置;通知处理块,用于向固件通告用于寻找所检测的、在光盘中记录的数据的存储位置的请求。因此,在用于执行按照CD-MRW标准的处理的光盘控制器中,即使当单个CPU彼此独立地执行多个程序时,也可以改善对CD-MRW标准独特的处理的性能。
-
公开(公告)号:CN101382902B
公开(公告)日:2012-05-23
申请号:CN200810211295.1
申请日:2006-04-19
Applicant: 松下电器产业株式会社
IPC: G06F9/445
CPC classification number: G06F9/4403
Abstract: 根据本发明的信息处理设备包括:通信装置,用于存储通信数据的易失性存储器,用于控制通信装置的通信处理和存储在易失性存储器中的通信数据的第一CPU,预先存储有第一CPU的程序的ROM存储器,用于控制整个设备的第二CPU,用于存储第二CPU的整体程序的非易失性存储器,预先存储有可由第二CPU执行的另一程序的ROM存储器,以及适用于操作人员能够可选择地设置通过第二控制器的程序执行是在非易失性存储器中还是在ROM存储器中开始的方式的外部输入端子,其中当被激活时,根据外部输入端子的设置选择程序执行开始的地点,并且在ROM存储器中存储用于非易失性存储器的整体程序的重写程序。
-
-
-
-
-
-
-
-
-