-
公开(公告)号:CN104426535B
公开(公告)日:2017-10-31
申请号:CN201410455012.3
申请日:2014-09-09
Applicant: 株式会社巨晶片
Inventor: 山下和宪
IPC: H03K23/00
Abstract: 本发明提供一种同步系统以及分频电路。该同步系统具备:分频电路,以通过分频比设定信号而被设定的第1分频比,将基准时钟进行分频而生成分频时钟;第1设备,与所述基准时钟同步动作;第2设备,与分频时钟同步动作;分频比检测电路,每隔分频时钟的1个周期,输出与基准时钟同步而进行计数的计数值,并且,根据计数值检测分频时钟的分频比并作为第2分频比输出;及解码器,根据计数值以及第2分频比而生成选通信号,所述选通信号用于控制第1设备对第2设备输入输出信号的时刻。第1设备根据选通信号并经由与分频时钟同步动作的总线,与第2设备进行通信。
-
公开(公告)号:CN104426535A
公开(公告)日:2015-03-18
申请号:CN201410455012.3
申请日:2014-09-09
Applicant: 株式会社巨晶片
Inventor: 山下和宪
IPC: H03K23/00
Abstract: 本发明提供一种同步系统以及分频电路。该同步系统具备:分频电路,以通过分频比设定信号而被设定的第1分频比,将基准时钟进行分频而生成分频时钟;第1设备,与所述基准时钟同步动作;第2设备,与分频时钟同步动作;分频比检测电路,每隔分频时钟的1个周期,输出与基准时钟同步而进行计数的计数值,并且,根据计数值检测分频时钟的分频比并作为第2分频比输出;及解码器,根据计数值以及第2分频比而生成选通信号,所述选通信号用于控制第1设备对第2设备输入输出信号的时刻。第1设备根据选通信号并经由与分频时钟同步动作的总线,与第2设备进行通信。
-