-
公开(公告)号:CN110581709B
公开(公告)日:2021-01-12
申请号:CN201910812883.9
申请日:2019-08-30
Applicant: 浙江大学
Abstract: 本发明公开了一种基于多级同步的零延时锁相环频率综合器,属于集成电路技术领域。该零延时锁相环频率综合器包括:鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和多级同步分频器。所述鉴频鉴相器、电荷泵、环路滤波器以及压控振荡器依次连接;所述压控振荡器的输出OUT与所述多级同步分频器的输入IN相连,所述多级同步分频器的输出OUT与所述鉴频鉴相器的输入IN相连,形成反馈通路。本发明通过在反馈环路上对输出信号的多级同步,使得输出信号与参考信号的相位一致,来实现零延时锁相环的功能。与传统技术相比,本发明更为简单,不需要在锁相环电路中加入多个可调延时单元用以实现输出信号与参考信号的相位对齐,降低了电路复杂度和系统功耗。
-
公开(公告)号:CN110581709A
公开(公告)日:2019-12-17
申请号:CN201910812883.9
申请日:2019-08-30
Applicant: 浙江大学
Abstract: 本发明公开了一种基于多级同步的零延时锁相环频率综合器,属于集成电路技术领域。该零延时锁相环频率综合器包括:鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和多级同步分频器。所述鉴频鉴相器、电荷泵、环路滤波器以及压控振荡器依次连接;所述压控振荡器的输出OUT与所述多级同步分频器的输入IN相连,所述多级同步分频器的输出OUT与所述鉴频鉴相器的输入IN相连,形成反馈通路。本发明通过在反馈环路上对输出信号的多级同步,使得输出信号与参考信号的相位一致,来实现零延时锁相环的功能。与传统技术相比,本发明更为简单,不需要在锁相环电路中加入多个可调延时单元用以实现输出信号与参考信号的相位对齐,降低了电路复杂度和系统功耗。
-