自适应谐波抑制接收装置及方法

    公开(公告)号:CN104348498B

    公开(公告)日:2017-08-25

    申请号:CN201310321111.8

    申请日:2013-07-26

    Inventor: 李振彪 许俊

    CPC classification number: H04B1/123 H04N5/455

    Abstract: 本发明提供一种自适应谐波抑制接收装置,包括低噪声放大模块;至少一个谐波抑制混频器;至少一个非谐波抑制混频器;控制装置,其中,接收信号经过所述低噪放大器后,再经过所述至少一个谐波抑制混频器或所述至少一个非谐波抑制混频器,所述控制装置分别测量所述接收信号经过所述至少一个谐波抑制混频器或所述非谐波抑制混频器后的接收信号路径强度指数,并根据所述测量的结果为所述接收信号选择非谐波抑制混频器或合适的谐波抑制混频器。本发明的自适应谐波抑制接收装置可以根据接收信号的特征自适应地选择是否进行谐波抑制或者是进行何种谐波抑制,从而提高接收的灵活性和接收性能。

    调谐器及信号调谐方法

    公开(公告)号:CN106209147A

    公开(公告)日:2016-12-07

    申请号:CN201510312098.9

    申请日:2015-06-08

    Inventor: 李振彪

    Abstract: 本申请公开了调谐器以及信号调谐方法。调谐器包括:采样模块,其接收待调谐信号以及多个采样控制信号,并且在多个采样控制信号的控制下对待调谐信号进行采样并生成采样信号;其中,多个采样控制信号均具有长度为(N*TVCO)的控制周期,并且多个采样控制信号的控制周期相互同步;多个加权模块,其中每个加权模块被配置为接收采样模块生成的多个采样信号,并且以一组加权增益对所接收的采样信号进行对应的加权处理以得到一组加权信号;以及一个或多个求和模块,其中,每个求和模块被配置为接收多个加权模块中的一个加权模块输出的一组加权信号,并且对该组加权信号进行求和,从而输出一个调谐信号,调谐信号为待调谐信号频率被搬移预定频率fVCO*mk/N的信号。

    广播系统芯片的无晶体时钟产生系统

    公开(公告)号:CN103888136A

    公开(公告)日:2014-06-25

    申请号:CN201210559882.6

    申请日:2012-12-20

    Inventor: 李振彪

    Abstract: 本发明提供一种广播系统芯片的无晶体时钟产生系统,所述系统包括:高频电感-电容数字控制振荡器、第一分频器、分频器组、模拟锁相环、第二分频器、接收器、及数字信号处理器;第一分频器用于产生并输出所述模拟锁相环的基准时钟;分频器组用于产生并输出各种不同的数字时钟;模拟锁相环用于接收基准时钟,并产生振荡频率;第二分频器用于将模拟锁相环输出的频率进行分频,产生所需的本振频率;数字信号处理器用于接收和分析所述接收器输出的信号频率,得到本振频率和所接收到的信号频率的频率偏差,根据所述频率偏差调节高频电感-电容数字控制振荡器。本发明无需片外晶体,就可以实现片内所需时钟,完成稳定频率输出。

    自适应谐波抑制接收装置及方法

    公开(公告)号:CN104348498A

    公开(公告)日:2015-02-11

    申请号:CN201310321111.8

    申请日:2013-07-26

    Inventor: 李振彪 许俊

    CPC classification number: H04B1/123 H04N5/455

    Abstract: 本发明提供一种自适应谐波抑制接收装置,包括低噪声放大模块;至少一个谐波抑制混频器;至少一个非谐波抑制混频器;控制装置,其中,接收信号经过所述低噪放大器后,再经过所述至少一个谐波抑制混频器或所述至少一个非谐波抑制混频器,所述控制装置分别测量所述接收信号经过所述至少一个谐波抑制混频器或所述非谐波抑制混频器后的接收信号路径强度指数,并根据所述测量的结果为所述接收信号选择非谐波抑制混频器或合适的谐波抑制混频器。本发明的自适应谐波抑制接收装置可以根据接收信号的特征自适应地选择是否进行谐波抑制或者是进行何种谐波抑制,从而提高接收的灵活性和接收性能。

    广播系统芯片的无晶体时钟产生系统

    公开(公告)号:CN103888136B

    公开(公告)日:2017-01-25

    申请号:CN201210559882.6

    申请日:2012-12-20

    Inventor: 李振彪

    Abstract: 本发明提供一种广播系统芯片的无晶体时钟产生系统,所述系统包括:高频电感-电容数字控制振荡器、第一分频器、分频器组、模拟锁相环、第二分频器、接收器、及数字信号处理器;第一分频器用于产生并输出所述模拟锁相环的基准时钟;分频器组用于产生并输出各种不同的数字时钟;模拟锁相环用于接收基准时钟,并产生振荡频率;第二分频器用于将模拟锁相环输出的频率进行分频,产生所需的本振频率;数字信号处理器用于接收和分析所述接收器输出的信号频率,得到本振频率和所接收到的信号频率的频率偏差,根据所述频率偏差调节高频电感-电容数字控制振荡器。本发明无需片外晶体,就可以实现片内所需时钟,完成稳定频率输出。

    信号混频方法以及混频器

    公开(公告)号:CN106208968A

    公开(公告)日:2016-12-07

    申请号:CN201510312099.3

    申请日:2015-06-08

    Inventor: 李振彪

    Abstract: 本申请公开了一种信号混频方法以及混频器。混频器包括:加权模块,其被配置为接收待混频信号,并且以多个加权增益对待混频信号进行加权,以生成多个加权信号和/或其反相信号;以及切换模块,其被配置为接收多个加权信号和/或其反相信号、以及2N个周期性切换控制信号中的至少一部分周期性切换控制信号;其中,每个周期性切换控制信号的周期均为2N*TVCO且每个周期包括一个最大宽度为TVCO的使能脉冲,并且其中2N个周期性切换控制信号的使能脉冲不相互重叠;在所接收的周期性切换控制信号的控制下,切换模块周期性地输出多个加权信号和/或其反相信号,从而得到混频信号,相比于待混频信号,混频信号的频率被搬移预定频率m/(2N*TVCO),其中0

Patent Agency Ranking