半导体装置
    1.
    发明授权

    公开(公告)号:CN111326204B

    公开(公告)日:2023-04-25

    申请号:CN201910966323.9

    申请日:2019-10-12

    Inventor: 郑亨洙 李康湜

    Abstract: 半导体装置包括熔丝阵列、储存电路、奇偶校验电路、熔丝数据寄存器、奇偶校验数据寄存器和错误校正电路。熔丝阵列储存有关故障地址的信息,并在启动操作期间将储存的信息输出为熔丝数据。储存电路储存熔丝数据并将储存的熔丝数据输出为储存信号。奇偶校验电路基于储存信号执行奇偶校验操作,并将奇偶校验操作的结果输出为奇偶校验信号。熔丝数据寄存器接收熔丝数据并将其储存在其中以及将所储存的数据输出为熔丝寄存器输出信号。奇偶校验数据寄存器接收奇偶校验信号并将其储存在其中以及将所储存的信息输出为奇偶校验寄存器输出信号。错误校正电路基于奇偶校验寄存器输出信号来校正熔丝寄存器输出信号的错误并将错误已校正的信号输出为修复信息。

    半导体装置
    2.
    发明授权

    公开(公告)号:CN111696595B

    公开(公告)日:2023-09-29

    申请号:CN201911031880.8

    申请日:2019-10-28

    Inventor: 李康湜

    Abstract: 本发明公开了一种半导体装置,其包括:外围电路区域和存储区域,该存储区域包括通过数据线和控制信号线耦接到外围电路区域的多个单位存储块。控制信号线具有路径配置,该路径配置被配置为使与将数据从外围电路区域传输到多个单位存储块所需的时间之间的差相对应的值和与将同数据输入/输出有关的控制信号从外围电路区域传输到多个单位存储块所需的时间之间的差相对应的另一个值均等化为基本相同的值。

    时钟分配电路和包括其的半导体装置

    公开(公告)号:CN114520649A

    公开(公告)日:2022-05-20

    申请号:CN202110632882.3

    申请日:2021-06-07

    Abstract: 本公开涉及时钟分配电路和包括其的半导体装置。描述了用于减少时钟分配电路中的信号传输的功耗和偏斜的设备。全局分配电路被配置为对外部时钟信号进行分频以生成第一分频多相时钟信号,并且对第一分频多相时钟信号中的一个进行分频以生成参考时钟信号。局部分配电路被配置为根据第一分频多相时钟信号的一部分和参考时钟信号来生成第二分频多相时钟信号。

    用于产生参考电压的半导体装置

    公开(公告)号:CN112578835A

    公开(公告)日:2021-03-30

    申请号:CN202010705153.1

    申请日:2020-07-21

    Abstract: 用于产生参考电压的半导体装置包括分压器、多个参考电压控制器和多个接收器。分压器输出多个分压。多个参考电压控制器中的每个被配置为共同接收多个分压。多个接收器中的每个被配置为通过利用至少一个参考电压来接收数据。多个参考电压控制器以一对一的方式耦接到多个接收器,并且多个参考电压控制器中的每个被配置为在多个分压之中选择至少一个分压并将至少一个分压作为至少一个参考电压提供给多个接收器之中的对应接收器。

    半导体装置
    5.
    发明公开

    公开(公告)号:CN111696595A

    公开(公告)日:2020-09-22

    申请号:CN201911031880.8

    申请日:2019-10-28

    Inventor: 李康湜

    Abstract: 本发明公开了一种半导体装置,其包括:外围电路区域和存储区域,该存储区域包括通过数据线和控制信号线耦接到外围电路区域的多个单位存储块。控制信号线具有路径配置,该路径配置被配置为使与将数据从外围电路区域传输到多个单位存储块所需的时间之间的差相对应的值和与将同数据输入/输出有关的控制信号从外围电路区域传输到多个单位存储块所需的时间之间的差相对应的另一个值均等化为基本相同的值。

    用于执行数据对齐操作的电子设备

    公开(公告)号:CN115527573A

    公开(公告)日:2022-12-27

    申请号:CN202210038681.5

    申请日:2022-01-13

    Inventor: 李康湜 蔡周亨

    Abstract: 一种电子设备包括:时钟分频电路,被配置为通过对写入时钟的频率进行分频来生成采样时钟、对齐时钟和输出时钟;数据对齐电路,被配置为在第一操作模式中接收具有第一电平至第四电平中的任何一个电平的输入数据,并通过与采样时钟、对齐时钟和输出时钟同步地对齐输入数据来生成对齐数据,以及在第二操作模式中,接收具有第一电平和第四电平中的任何一个电平的输入数据,并通过与采样时钟、对齐时钟和采样时钟同步地对齐输入数据来生成对齐数据。

    用于产生参考电压的半导体装置

    公开(公告)号:CN112578835B

    公开(公告)日:2022-05-31

    申请号:CN202010705153.1

    申请日:2020-07-21

    Abstract: 用于产生参考电压的半导体装置包括分压器、多个参考电压控制器和多个接收器。分压器输出多个分压。多个参考电压控制器中的每个被配置为共同接收多个分压。多个接收器中的每个被配置为通过利用至少一个参考电压来接收数据。多个参考电压控制器以一对一的方式耦接到多个接收器,并且多个参考电压控制器中的每个被配置为在多个分压之中选择至少一个分压并将至少一个分压作为至少一个参考电压提供给多个接收器之中的对应接收器。

    半导体装置
    8.
    发明公开

    公开(公告)号:CN111326204A

    公开(公告)日:2020-06-23

    申请号:CN201910966323.9

    申请日:2019-10-12

    Inventor: 郑亨洙 李康湜

    Abstract: 半导体装置包括熔丝阵列、储存电路、奇偶校验电路、熔丝数据寄存器、奇偶校验数据寄存器和错误校正电路。熔丝阵列储存有关故障地址的信息,并在启动操作期间将储存的信息输出为熔丝数据。储存电路储存熔丝数据并将储存的熔丝数据输出为储存信号。奇偶校验电路基于储存信号执行奇偶校验操作,并将奇偶校验操作的结果输出为奇偶校验信号。熔丝数据寄存器接收熔丝数据并将其储存在其中以及将所储存的数据输出为熔丝寄存器输出信号。奇偶校验数据寄存器接收奇偶校验信号并将其储存在其中以及将所储存的信息输出为奇偶校验寄存器输出信号。错误校正电路基于奇偶校验寄存器输出信号来校正熔丝寄存器输出信号的错误并将错误已校正的信号输出为修复信息。

Patent Agency Ranking