串扰减小技术
    1.
    发明公开

    公开(公告)号:CN104115425A

    公开(公告)日:2014-10-22

    申请号:CN201280059431.4

    申请日:2012-11-22

    CPC classification number: H04L25/08 H04B3/32 H04B15/04

    Abstract: 提供了一种用于消除或减小在集成电路中的受控振荡器之间的串扰信号的技术。所述技术包括一种布置,其适于减小由所述第一受控振荡器对第二受控振荡器产生的串扰信号,所述第一受控振荡器和第二受控振荡器都包括在集成电路中,其中两个受控振荡器都被配置为输出各自的时钟信号。所述布置包括:检测器,适于检测由所述第一受控振荡器对第二受控振荡器产生的所述串扰信号;串扰消除电路,适于产生振幅与所述串扰信号振幅实质上相同而相位与所述串扰信号相位实质上相反的消除信号;以及消除信号注入器,适于将所述消除信号引入到第二受控振荡器。

    衰减器
    2.
    发明授权

    公开(公告)号:CN107005216B

    公开(公告)日:2020-06-05

    申请号:CN201480083798.9

    申请日:2014-12-03

    Abstract: 公开用于衰减信号的衰减器。衰减器(100)包括具有正输入节点(Inp)和负输入节点(Inn)的差分输入端口(Inp;Inn),用于接收信号;以及具有正输出节点(Outp)和负输出节点(Outn)的差分输出端口(Outp;Outn),用于输出衰减的信号。衰减器(100)还包括第一开关电阻器网络(102),连接在正输入节点(Inp)和正输出节点(Outp)之间;以及第二开关电阻器网络(104),连接在负输入节点(Inn)和负输出节点(Outn)之间。还有一对补偿路径连接在第一和第二开关电阻器网络(102;104),用于其寄生漏电的消除,其中第一补偿路径(106)连接在正输入节点(Inp)和负输出节点(Outn)之间,以及第二补偿路径(108)连接在负输入节点(Inn)和正输出节点(Outp)之间。衰减器(100)还包括控制电路(110),用于产生控制信号用于控制第一和第二开关电阻器网络(102;104)。

    可变延迟电路
    4.
    发明授权

    公开(公告)号:CN110235366B

    公开(公告)日:2023-11-10

    申请号:CN201780084550.8

    申请日:2017-01-24

    Inventor: 慕丰浩

    Abstract: 公开了一种可通过锁存电路及利用一个或多个可通过锁存电路构造的可变延迟链。可通过锁存电路包括动态锁存器,所述动态锁存器包括第一P型晶体管(MPI)、第一N型晶体管(MNI)、第二P型晶体管(MPD)、第二N型晶体管(MND)和时钟输入电路装置。可通过锁存电路还包括控制开关(120),所述控制开关(120)连接在所述第二P型晶体管的栅极和所述第二N型晶体管的栅极之间。所述控制开关具有接通状态和关断状态,并且所述可通过锁存电路配置为通过控制所述控制开关的状态来具有不同的延迟。

    可变延迟电路
    7.
    发明公开

    公开(公告)号:CN110235366A

    公开(公告)日:2019-09-13

    申请号:CN201780084550.8

    申请日:2017-01-24

    Inventor: 慕丰浩

    Abstract: 公开了一种可通过锁存电路及利用一个或多个可通过锁存电路构造的可变延迟链。可通过锁存电路包括动态锁存器,所述动态锁存器包括第一P型晶体管(MPI)、第一N型晶体管(MNI)、第二P型晶体管(MPD)、第二N型晶体管(MND)和时钟输入电路装置。可通过锁存电路还包括控制开关(120),所述控制开关(120)连接在所述第二P型晶体管的栅极和所述第二N型晶体管的栅极之间。所述控制开关具有接通状态和关断状态,并且所述可通过锁存电路配置为通过控制所述控制开关的状态来具有不同的延迟。

    串扰减小技术
    8.
    发明授权

    公开(公告)号:CN104115425B

    公开(公告)日:2018-11-20

    申请号:CN201280059431.4

    申请日:2012-11-22

    Abstract: 提供了一种用于消除或减小在集成电路中的受控振荡器之间的串扰信号的技术。所述技术包括一种布置,其适于减小由所述第一受控振荡器对第二受控振荡器产生的串扰信号,所述第一受控振荡器和第二受控振荡器都包括在集成电路中,其中两个受控振荡器都被配置为输出各自的时钟信号。所述布置包括:检测器,适于检测由所述第一受控振荡器对第二受控振荡器产生的所述串扰信号;串扰消除电路,适于产生振幅与所述串扰信号振幅实质上相同而相位与所述串扰信号相位实质上相反的消除信号;以及消除信号注入器,适于将所述消除信号引入到第二受控振荡器。

    衰减器
    10.
    发明公开

    公开(公告)号:CN107005216A

    公开(公告)日:2017-08-01

    申请号:CN201480083798.9

    申请日:2014-12-03

    Abstract: 公开用于衰减信号的衰减器。衰减器(100)包括具有正输入节点(Inp)和负输入节点(Inn)的差分输入端口(Inp;Inn),用于接收信号;以及具有正输出节点(Outp)和负输出节点(Outn)的差分输出端口(Outp;Outn),用于输出衰减的信号。衰减器(100)还包括第一开关电阻器网络(102),连接在正输入节点(Inp)和正输出节点(Outp)之间;以及第二开关电阻器网络(104),连接在负输入节点(Inn)和负输出节点(Outn)之间。还有一对补偿路径连接在第一和第二开关电阻器网络(102;104),用于其寄生漏电的消除,其中第一补偿路径(106)连接在正输入节点(Inp)和负输出节点(Outn)之间,以及第二补偿路径(108)连接在负输入节点(Inn)和正输出节点(Outp)之间。衰减器(100)还包括控制电路(110),用于产生控制信号用于控制第一和第二开关电阻器网络(102;104)。

Patent Agency Ranking